[发明专利]包含多个具有独立延迟的反馈通路的连续时间Σ-Δ调制器有效

专利信息
申请号: 201080009241.2 申请日: 2010-01-25
公开(公告)号: CN102334294A 公开(公告)日: 2012-01-25
发明(设计)人: O·奥利亚艾;B·布瑞斯韦尔 申请(专利权)人: 飞思卡尔半导体公司
主分类号: H03M3/02 分类号: H03M3/02;H03M1/12
代理公司: 中国国际贸易促进委员会专利商标事务所 11038 代理人: 秦晨
地址: 美国得*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种用于连续时间∑-Δ调制器的装置。∑-Δ调制器(100、200、300)包括被配置为将模拟信号转换成数字值的量化器(106、206、306)。主反馈装置(108、208、308)与量化器(106、206、306)耦接,并且主反馈装置(108、208、308)将数字值延迟第一延迟周期并基于所延迟的值生成主反馈信号。补偿反馈装置(110、210、310)与量化器(106、206、306)耦接,并且补偿反馈装置(110、210、310)将数字值延迟第二延迟周期并基于所延迟的值生成补偿反馈信号。前向信号装置(104、204、304)基于输入信号、主反馈信号和补偿反馈信号产生在量化器(106、206、306)处的模拟信号。第二延迟周期独立于第一延迟周期并且不受其影响,以及第二延迟周期被选择使得补偿反馈信号补偿第一延迟周期。
搜索关键词: 包含 具有 独立 延迟 反馈 通路 连续 时间 调制器
【主权项】:
一种∑‑Δ调制器,包括:用于接收输入信号的输入节点;被配置为将第一模拟信号转换成数字值的量化器;与所述量化器耦接的主反馈装置,所述主反馈装置被配置为:将所述数字值延迟第一延迟周期以获得第一延迟值;以及基于所述第一延迟值生成主反馈信号;与所述量化器耦接的补偿反馈装置,所述补偿反馈装置被配置为:将所述数字值延迟第二延迟周期以获得第二延迟值,其中所述第二延迟周期不受所述第一延迟周期影响;且基于所述第二延迟值生成补偿反馈信号;以及耦接于所述输入节点和所述量化器之间的前向信号装置,所述前向信号装置与所述主反馈装置和所述补偿反馈装置耦接,其中:所述前向信号装置基于所述输入信号、所述主反馈信号和所述补偿反馈信号产生所述第一模拟信号;且所述补偿反馈信号补偿所述第一延迟周期。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞思卡尔半导体公司,未经飞思卡尔半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201080009241.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top