[发明专利]多核DSP可重构专用集成电路系统有效
申请号: | 201110008399.4 | 申请日: | 2011-01-14 |
公开(公告)号: | CN102073481A | 公开(公告)日: | 2011-05-25 |
发明(设计)人: | 孔雪;余学涛;祝永新;王绪;俞吉波 | 申请(专利权)人: | 上海交通大学;上海红神信息技术有限公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F15/78 |
代理公司: | 上海交达专利事务所 31201 | 代理人: | 王锡麟;王桂忠 |
地址: | 200240 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种数字信号处理技术领域的多核DSP可重构专用集成电路系统,包括:内部总线以及与之相连接的控制处理器内核、增强型直接内存存取、输入输出缓存、DSP多核阵列、配置信息缓存、可重构逻辑单元和内部缓存,DSP多核阵列通过可重构的片上互联方式与配置信息缓存、可重构逻辑单元相连接并传输配置和可重构信息。本发明与SoC的IP复用技术可以很好地结合,多核DSP可重构ASIC是以DSP多核阵列为核心,同时集成了控制逻辑、嵌入式内存和数据接口等IP模块,从而能够灵活、高效地实现大规模计算。 | ||
搜索关键词: | 多核 dsp 可重构 专用 集成电路 系统 | ||
【主权项】:
一种多核DSP可重构专用集成电路系统,包括:内部总线以及与之相连接的控制处理器内核、增强型直接内存存取、输入输出缓存、DSP多核阵列、配置信息缓存、可重构逻辑单元和内部缓存,其特征在于:控制处理器内核通过内部总线进行数据、地址及控制信息的传输,增强型直接内存存取通过内部总线与内部缓存、输入输出缓存、DSP多核阵列相连接并传输DSP多核阵列所处理的数据信息,DSP多核阵列通过可重构的片上互联方式与配置信息缓存、可重构逻辑单元相连接并传输配置和可重构信息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海交通大学;上海红神信息技术有限公司,未经上海交通大学;上海红神信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110008399.4/,转载请声明来源钻瓜专利网。
- 上一篇:实现软件版本同步的方法及装置
- 下一篇:基于数据粒度的混洗开关矩阵压缩方法