[发明专利]双端口RAM读取数据后更新数据的方法及系统有效
申请号: | 201110027241.1 | 申请日: | 2011-01-25 |
公开(公告)号: | CN102609235A | 公开(公告)日: | 2012-07-25 |
发明(设计)人: | 徐心明;刘伟达;王红旗 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | G06F5/16 | 分类号: | G06F5/16 |
代理公司: | 北京派特恩知识产权代理事务所(普通合伙) 11270 | 代理人: | 蒋雅洁;张颖玲 |
地址: | 518057 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种双端口RAM读取数据后更新数据的方法,在未触发先进先出(FIFO)缓存源端的写使能信号时,使用FIFO缓存源端为即将写入双端口随机存储器(RAM)的写地址信号和写数据信号做缓存准备;在未触发FIFO缓存目的端的写使能信号时,使用FIFO缓存目的端为即将读出双端口RAM的读地址信号和读数据信号做缓存准备;利用FIFO缓存源端的空标志信号和FIFO缓存目的端的空标志信号构造片选信号,将FIFO缓存源端和FIFO缓存目的端中的数据分时写入双端口RAM。本发明还公开了一种双端口RAM读取数据后更新数据的系统,采用本发明的方法及系统,能满足双端口RAM读取数据后的数据更新需求。 | ||
搜索关键词: | 端口 ram 读取 数据 更新 方法 系统 | ||
【主权项】:
一种双端口RAM读取数据后更新数据的方法,其特征在于,该方法包括:在未触发先进先出(FIFO)缓存源端的写使能信号时,使用FIFO缓存源端,为即将写入双端口随机存储器(RAM)的写地址信号和写数据信号做缓存准备;在未触发FIFO缓存目的端的写使能信号时,使用FIFO缓存目的端,为即将读出双端口RAM的读地址信号和读数据信号做缓存准备;利用FIFO缓存源端的空标志信号和FIFO缓存目的端的空标志信号构造片选信号,将FIFO缓存源端和FIFO缓存目的端中的数据分时写入双端口RAM。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110027241.1/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置