[发明专利]一种基于Cordic算法的数字锁相环无效
申请号: | 201110029187.4 | 申请日: | 2011-01-27 |
公开(公告)号: | CN102045062A | 公开(公告)日: | 2011-05-04 |
发明(设计)人: | 王自鑫;何振辉;蔡志岗;胡庆荣;徐辉 | 申请(专利权)人: | 中山大学 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/099 |
代理公司: | 广州新诺专利商标事务所有限公司 44100 | 代理人: | 张玲春 |
地址: | 510275 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于Cordic算法的数字锁相环。该数字锁相环包括:一用于实现输出正弦信号的锁相环算法的控制器;所述控制器中设有:一测频模块,用于对参考时钟输入信号进行分段测频;一鉴频鉴相器,用于将参考时钟输入信号与反馈信号作比较;一数字滤波器,用于将鉴频鉴相器的输出信号平均化;及一振荡器,用于接收测频模块输出的测频结果,产生与参考时钟输入信号同频的输出信号;并且接收并调节数字滤波器的输出信号的相位与参考时钟输入信号同步;及一位于反馈回路的正弦波整形模块,用于将正弦信号转换为方波信号。与现有技术相比,本发明输出与参考时钟信号同步的数字正弦信号,便于在数字信号处理中使用。 | ||
搜索关键词: | 一种 基于 cordic 算法 数字 锁相环 | ||
【主权项】:
一种基于Cordic算法的数字锁相环,其特征在于其包括:一用于实现输出正弦信号的锁相环算法的控制器;所述控制器中设有:一测频模块,用于对参考时钟输入信号进行分段测频;一鉴频鉴相器,用于将参考时钟输入信号与反馈信号作比较;一数字滤波器,用于将鉴频鉴相器的输出信号平均化;及一振荡器,用于接收测频模块输出的测频结果,产生与参考时钟输入信号同频的输出信号;并且接收并调节数字滤波器的输出信号的相位与参考时钟输入信号同步;以及一位于反馈回路的正弦波整形模块,用于将正弦信号转换为方波信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中山大学,未经中山大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110029187.4/,转载请声明来源钻瓜专利网。
- 上一篇:中继节点的数据传输冲突的处理方法和装置
- 下一篇:图像形成装置