[发明专利]系统芯片断点方法有效

专利信息
申请号: 201110052997.1 申请日: 2011-03-04
公开(公告)号: CN102193852A 公开(公告)日: 2011-09-21
发明(设计)人: 伊曼纽尔·希克斯苏;埃尔查南·拉什奈克;莫伊斯·纳翁 申请(专利权)人: 摩比莱耶科技有限公司
主分类号: G06F11/267 分类号: G06F11/267
代理公司: 北京安信方达知识产权代理有限公司 11262 代理人: 李冬梅;郑霞
地址: 塞浦路斯*** 国省代码: 塞浦路斯;CY
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及系统芯片(SoC)断点方法和具有调试方法的SoC。SoC包括CPU和连到CPU的多个计算元件。CPU配置为用任务描述符来为计算元件编制程序,计算元件配置为接收描述符并根据其执行计算。任务描述符包括指定计算元件断点状态的字段。系统级事件状态寄存器(ESR)附接到CPU和计算元件,可由其存取。每个计算元件具有配置为将其当前状态与断点状态比较的比较器。计算元件配置为若其当前状态是断点状态则驱动到ESR的断点事件。每个计算元件具有可操作地附接到其的停止逻辑单元,该单元配置为停止计算元件的操作。ESR配置为驱动到停止逻辑单元的断点事件,以停止除驱动断点事件的计算元件以外的至少一个计算元件。
搜索关键词: 系统 芯片 断点 方法
【主权项】:
一种具有调试能力的系统芯片(SoC),所述系统芯片包括:中央处理单元(CPU);多个计算元件,其可操作地连接到所述CPU,其中,所述CPU被配置为使用任务描述符来为所述计算元件编制程序,并且所述计算元件被配置为接收所述任务描述符并根据所述任务描述符来执行计算,其中,所述任务描述符包括指定所述计算元件的断点状态的字段;以及系统级事件状态寄存器(ESR),其可操作地附接到所述CPU和所述计算元件,并可由所述CPU和所述计算元件存取;其中,所述计算元件中的每一个具有比较器,所述比较器被配置为将所述计算元件的当前状态与所述断点状态进行比较,其中,所述计算元件被配置为如果所述计算元件的当前状态是所述断点状态,则驱动到所述事件状态寄存器(ESR)的断点事件;其中,所述计算元件中的每一个具有可操作地附接到该计算元件的停止逻辑单元,其中,所述停止逻辑单元被配置为停止所述计算元件的操作,其中,所述ESR能够配置为驱动到所述停止逻辑单元的断点事件,以使除了驱动所述断点事件的计算元件以外的所述计算元件中的至少一个被停止。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于摩比莱耶科技有限公司,未经摩比莱耶科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110052997.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top