[发明专利]采用CPLD设计的DDS短波发射机用频率合成源有效
申请号: | 201110053106.4 | 申请日: | 2011-03-07 |
公开(公告)号: | CN102201819A | 公开(公告)日: | 2011-09-28 |
发明(设计)人: | 陈永泰;刘泉;唐静;钟小虎 | 申请(专利权)人: | 武汉理工大学 |
主分类号: | H04B1/02 | 分类号: | H04B1/02 |
代理公司: | 湖北武汉永嘉专利代理有限公司 42102 | 代理人: | 王守仁 |
地址: | 430071 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明是采用CPLD设计的DDS短波发射机用频率合成源,它主要由直接数字合成电路、高速DAC变换电路、跟踪滤波与增益控制电路、控制器及锁相晶振源组成,其中:高速DAC变换电路将直接数字合成电路输出的频率数据变換成正弦频率信号;跟踪滤波电路滤除高速DAC变换电路中的杂散与谐波分量,增益控制电路使直接数字合成电路在频率范围内保持幅度稳定的输出;控制器包括微处理器和微机,微处理器通过其接口电路连接微机,并通过上位机实现频率的设置与工作方式的转换;锁相晶振源产生超高频高稳时钟源信号,作为该频率合成源的时钟信号。本发明具有频率精度及分辨率高,频率信号切换时间短,输出幅度恒定,电路简洁且可靠性高等优点。 | ||
搜索关键词: | 采用 cpld 设计 dds 短波 发射机 频率 合成 | ||
【主权项】:
一种DDS短波发射机用频率合成源,其特征是一种采用CPLD设计的DDS短波发射机用频率合成源,该频率合成源主要由直接数字合成电路、高速DAC变换电路、跟踪滤波与增益控制电路、控制器及锁相晶振源组成,其中:高速DAC变换电路将直接数字合成电路输出的频率数据变換成正弦频率信号;跟踪滤波与增益控制电路滤除高速DAC变换电路中的杂散与谐波分量,增益控制电路使频率合成源在频率范围内保持保持幅度稳定的输出;控制器包括微处理器和微机,由微处理器实现频率的设置与工作方式的操作,或者微处理器通过微机接口电路连接微机,并通过上位机实现频率的设置与工作方式的转換;锁相晶振源产生超高频高稳时钟源信号,作为该频率合成源的时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉理工大学,未经武汉理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110053106.4/,转载请声明来源钻瓜专利网。
- 上一篇:基于车速控制车载系统功能可用性的装置和方法
- 下一篇:通信装置与测量控制方法