[发明专利]低功耗AVS-P7视频解码器及其解码方法有效

专利信息
申请号: 201110058338.9 申请日: 2011-03-11
公开(公告)号: CN102685476A 公开(公告)日: 2012-09-19
发明(设计)人: 王大永;赵丹丹 申请(专利权)人: 上海爱信诺航芯电子科技有限公司
主分类号: H04N7/26 分类号: H04N7/26
代理公司: 上海申汇专利代理有限公司 31001 代理人: 林炜
地址: 200241 上海*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种低功耗AVS-P7视频解码器及其解码方法,涉及视频解码器技术领域,所解决的是降低功耗的技术问题。该解码器包括用于AVS-P7标准视频流解码处理的9个功能模块,及与各功能模块一一对应的9个门控时钟电路、9个状态机、9个使能控制器,各个状态机划分成6个级别,每个使能控制器实时检测对应状态机的输出信号和上下级状态机及其对应功能模块的输出信号,并根据检测到的信号控制对应门控时钟电路向对应状态机输出时钟信号或停止向对应状态机输出时钟信号。本发明提供的解码器及其解码方法,易用性好,决策逻辑简单。
搜索关键词: 功耗 avs p7 视频 解码器 及其 解码 方法
【主权项】:
一种低功耗AVS‑P7视频解码器,包括用于接收AVS‑P7标准视频流的缓存模块,用于AVS‑P7标准视频流解码处理的9个功能模块,用于控制各功能模块解码的状态机,其特征在于:还包括用于控制时钟信号传输的门控时钟电路,及用于产生门控时钟电路时钟输出控制信号的使能控制器;所述状态机的数量、门控时钟电路的数量及使能控制器的数量与功能模块的数量一致,每个功能模块对应一个状态机、一个门控时钟电路及一个使能控制器;所述9个功能模块分别为用于解析AVS‑P7标准视频流语法元素的语法元素解析模块,用于处理包括NAL头和NAL载荷在内的NAL数据处理模块,用于获取序列参数集数据的序列参数集获取模块,用于获取图像参数集数据的图像参数集获取模块,用于获取条带层数据的条带层获取模块,用于处理条带头数据的条带头处理模块,用于处理条带数据的条带数据处理模块,用于处理宏块数据的宏块处理模块,用于块数据解码的块数据解码模块;所述9个状态机分别为比特流状态机、NAL单元状态机、序列参数集状态机、图像参数集状态机、条带层状态机、条带头状态机、条带数据状态机、宏块状态机、块状态机;其中,比特流状态机对应语法元素解析模块,NAL单元状态机对应NAL数据处理模块,序列参数集状态机对应序列参数集获取模块,图像参数集状态机对应图像参数集获取模块,条带层状态机对应条带层获取模块,条带头状态机对应条带头处理模块,条带数据状态机对应条带数据处理模块,宏块状态机对应宏块处理模块,块状态机对应块数据解码模块;所述9个状态机划分成6个级别,由上至下依次为第一级、第二级、第三级、第四级、第五级、第六级;其中,比特流状态机划入第一级,NAL单元状态机划入第二级,序列参数集状态机、图像参数集状态机及条带层状态机划入第三级,条带头状态机和条带数据状态机划入第四级,宏块状态机划入第五级,块状态机划入第六级;所述缓存模块设有一复位信号输入端、一指示信号输出端、一数据输出接口;每个功能模块均设有一数据输入接口、一控制信号输出端、一状态信号输入端、一时钟信号输入端,各功能模块的数据输入接口均连接到缓存模块数据输出接口,各功能模块的时钟信号输入端均连接外部时钟信号;每个使能控制器均设有一状态信号输入端、一时钟信号输入端、一使能信号输出端,其中比特流状态机、序列参数集状态机、图像参数集状态机、条带头状态机及块状态机所对应的各使能控制器均设有两个控制信号输入端,NAL单元状态机、条带层状态机、条带数据状态机及宏块状态机所对应的各使能控制器均设有四个控制信号输入端;每个状态机均设有一复位信号输入端、一时钟信号输入端、一状态信号输出端,各状态机的状态信号输出端分别接到对应使能控制器的状态信号输入端及对应功能模块的状态信号输入端,第一级状态机设有一指示信号输入端,该指示信号输入端连至缓存模块的指示信号输出端;每个门控时钟电路均设有一个时钟信号输入端、一个时钟信号输出端,及一个用于控制时钟信号输出的时钟输出控制端,各门控时钟电路的时钟信号输出端分别接到对应状态机的时钟信号输入端,各门控时钟电路的时钟输出控制端分别接到对应使能控制器的使能信号输出端;各使能控制器的时钟信号输入端及各门控时钟电路的时钟信号输入端分别连接到对应功能模块的时钟信号输入端;所述缓存模块的复位信号输入端及各状态机的复位信号输入端均连接外部复位信号;第一级的比特流状态机所对应的使能控制器的两个控制信号输入端分别连接下一级状态机的状态信号输出端及下一级状态机所对应的功能模块的控制信号输出端;所述序列参数集状态机、图像参数集状态机、条带头状态机及块状态机所对应的各使能控制器中,每个使能控制器的两个控制信号输入端分别连接上一级状态机的状态信号输出端及上一级状态机所对应的功能模块的控制信号输出端;所述NAL单元状态机、条带层状态机、条带数据状态机及宏块状态机所对应的各使能控制器中,每个使能控制器的四个控制信号输入端分别连接上一级状态机的状态信号输出端、上一级状态机所对应的功能模块的控制信号输出端、下一级状态机的状态信号输出端及下一级状态机所对应的功能模块的控制信号输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海爱信诺航芯电子科技有限公司,未经上海爱信诺航芯电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110058338.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top