[发明专利]一种基于VHDL的CPU无效
申请号: | 201110073000.0 | 申请日: | 2011-03-24 |
公开(公告)号: | CN102194350A | 公开(公告)日: | 2011-09-21 |
发明(设计)人: | 赖晓晨;申珅;丁宁;董沈鑫;原旭 | 申请(专利权)人: | 大连理工大学 |
主分类号: | G09B19/00 | 分类号: | G09B19/00 |
代理公司: | 大连理工大学专利中心 21200 | 代理人: | 梅洪玉 |
地址: | 116100 辽*** | 国省代码: | 辽宁;21 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于VHDL的CPU,属于计算机系统结构领域。该CPU由CPU核及CPU调试模块两部分组成。CPU核由数据处理模块、指令控制模块与模拟内存三部分组成。数据处理模块包含一个支持11项基本操作的ALU单元、8个通用寄存器组成的寄存器组以及状态寄存器。指令控制模块支持46条指令,采用硬布线设计方式。模拟内存为一个与系统总线位宽相同、长度为1K的存储器数组。CPU调试模块由调试信号控制器和CPU内部信号接口两部分组成。调试信号控制器包括调试信号输入寄存器和调试信号译码器两个部分;CPU内部信号接口包含内部信号锁存器和内部信号观察窗口。本发明提供了一种规模小、结构清晰的CPU,特别适用于教学。 | ||
搜索关键词: | 一种 基于 vhdl cpu | ||
【主权项】:
一种基于VHDL的CPU,包括CPU核和CPU调试模块,其特征在于:CPU核由数据处理模块、指令控制模块与模拟内存三部分组成;数据处理模块包含一个支持11项基本操作的算术逻辑单元、8个通用寄存器组成的寄存器组以及状态寄存器;指令控制模块支持46条指令,默认指令长度为16位,使用霍夫曼编码方式配置和扩展操作码;指令控制模块使用硬布线设计方式,产生30个控制信号,控制受控门开关;指令控制模块的时钟信号基于系统时钟,使用一个4分频4相位分频器产生系统节拍,使用一个2分频2相位分频器产生系统周期计数信号;模拟内存为一个与系统总线位宽相同、长度为1K的存储器数组;CPU核中的各部分通过CPU内部总线相连,将各种内部信号传输至CPU调试模块;CPU调试模块由调试信号控制器和CPU内部信号接口两部分组成,负责对CPU单元进行调试;调试信号控制器包括调试信号输入寄存器和调试信号译码器两个部分,前者负责接收用户发送的调试信号,通过后者译码后输出至CPU核的各个受控门开关;CPU内部信号接口包含内部信号锁存器和一个内部信号观察窗口,前者的位数为CPU总线位宽与需调试CPU核的内部寄存器位数之和。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大连理工大学,未经大连理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110073000.0/,转载请声明来源钻瓜专利网。
- 上一篇:变压器的绕组结构
- 下一篇:一种物料运输车及其卸料监控装置