[发明专利]电子测量及控制模块无效
申请号: | 201110075451.8 | 申请日: | 2011-03-28 |
公开(公告)号: | CN102298342A | 公开(公告)日: | 2011-12-28 |
发明(设计)人: | 陶英斌 | 申请(专利权)人: | 陶英斌 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 威海科星专利事务所 37202 | 代理人: | 鲍光明 |
地址: | 264200 山东省*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种电子测量及控制模块,属于测量控制装置领域。包括CPU模块,CPU模块触发A/D模块,将外部输入的模拟量转换为数字量,然后CPU模块发送读命令,读取A/D模块中的数字量,并存入RAM模块中,按照相应的滤波算法,过滤掉采集信号中的无用噪声,保留有效数据,有效数据一方面通过高速双口RAM模块送往另一CPU模块,另一方面,CPU模块根据控制命令,经PID运算,运算结果送至D/A模块,输出模拟信号,控制外部机械设备;另一CPU模块得到有效数据,分别送到高速USB2.0模块、串行接口模块发送至外部PC机或其它利用数据的设备,另一CPU模块根据网络传输协议按照规定的数据格式发送数据至以太网接口模块,同时另一CPU模块读取高速计数器中的数据通过双口RAM模块送往CPU模块参加运算。 | ||
搜索关键词: | 电子 测量 控制 模块 | ||
【主权项】:
一种电子测量及控制模块,包括CPU模块,其特征是:CPU模块与另一CPU模块之间通过高速双口RAM模块连接,CPU模块与RAM模块、ROM模块、D/A模块、A/D模块、BUS接口模块之间利用16~32bit并行数据线连接;另一CPU模块与另一RAM模块、另一ROM模块、高数计数器、串行接口模块、以太网模块、高速USB2.0模块之间利用16bit并行数据总线连接;CPU模块触发A/D模块,将外部输入的模拟量转换为数字量,然后CPU模块发送读命令,读取A/D模块中的数字量,并存入RAM模块中,按照相应的滤波算法,过滤掉采集信号中的无用噪声,保留有效数据,有效数据一方面通过高速双口RAM模块送往另一CPU模块,另一方面,CPU模块根据控制命令,经PID运算,运算结果送至D/A模块,输出模拟信号,控制外部机械设备;另一CPU模块得到有效数据,分别送到高速USB2.0模块、串行接口模块发送至外部PC机或其它利用数据的设备,另一CPU模块根据网络传输协议按照规定的数据格式发送数据至以太网接口模块,同时另一CPU模块读取高速计数器中的数据通过双口RAM模块送往CPU模块参加运算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于陶英斌,未经陶英斌许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110075451.8/,转载请声明来源钻瓜专利网。
- 上一篇:齿科用填充修复成套用具
- 下一篇:一种水平圆盘干燥机