[发明专利]一种多核处理器核间通信方法及其电路结构无效

专利信息
申请号: 201110089294.6 申请日: 2011-04-11
公开(公告)号: CN102141974A 公开(公告)日: 2011-08-03
发明(设计)人: 肖瑞瑾;尤凯迪;权衡;虞志益 申请(专利权)人: 复旦大学
主分类号: G06F15/163 分类号: G06F15/163
代理公司: 上海正旦专利代理有限公司 31200 代理人: 陆飞;盛志范
地址: 200433 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于高性能处理器技术领域,具体为一种多核处理器核间通信方法及其电路结构。本发明通过对现有多核处理器架构中的寄存器电路模块进行功能性扩展,在该模块中添加多核处理器核间通信地址映射单元,从而能够通过访问寄存器地址实现对核间通信地址的访问,实现核间通信地址的快速访问和核间数据的快速交互。其电路结构包括:扩展寄存器电路模块,先入先出队列电路模块,数据路由阵列电路模块,核间通信控制电路模块,处理器功能电路模块;电路结构分为三个数据链路层次。本发明提升了现有多核处理器的通信效率与运算效率,具有明显的学术价值与实用价值。
搜索关键词: 一种 多核 处理器 通信 方法 及其 电路 结构
【主权项】:
一种多核处理器核间通信方法,其特征在于:(1) 处理器核间通信通过扩展寄存器、先入先出队列与数据路由阵列三个电路模块实现,三个电路模块共同构成数据通信链路的三个层次;(2) 扩展寄存器电路模块用于实现处理器功能电路模块与先入先出队列电路模块的数据通信,核间通信控制电路模块通过控制扩展寄存器电路模块和处理器功能电路模块的行为,实现两者之间的数据通信;这为数据通信链路的第一层次;(3) 先入先出队列电路模块用于实现扩展寄存器电路模块与数据路由阵列电路模块之间的数据通信,该数据通信为跨时钟域数据通信,这为数据通信链路的第二层次;(4) 数据路由阵列电路模块用于与其他处理器核的同类型模块互联,共同组成多核处理器数据互联网络,实现数据在网络上的交互,这为数据通信链路的第三层次;同时,该数据路由阵列电路模块与第二层次的先入先出队列电路模块进行数据交互,建立起完整的数据通信链路,实现多核处理器的核间通信。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110089294.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top