[发明专利]一种LED模块的信号接口电路及LED显示装置有效
申请号: | 201110103830.3 | 申请日: | 2011-04-25 |
公开(公告)号: | CN102760402A | 公开(公告)日: | 2012-10-31 |
发明(设计)人: | 魏洵佳 | 申请(专利权)人: | 康佳集团股份有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32;G09G3/14 |
代理公司: | 深圳市康弘知识产权代理有限公司 44247 | 代理人: | 胡朝阳;孙洁敏 |
地址: | 518000 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种LED模块的信号接口电路,旨在提供一种接线少、成本低的LED模块的信号接口电路,其包括输入插座、LVDS接口芯片、晶振、输出插座、LED点阵和与所述LED点阵连接的行驱动电路和列驱动电路,所述LVDS接口芯片具有:差分数据输入端;差分数据输出端;差分时钟输入端;差分时钟输出端;本地时钟输入端;与列驱动电路分别相连且用于输出RGB数据的RGB输出端;LED扫描控制信号输出端;行扫描控制信号输出端;并化器;时钟生成模块;RGB数据截取和控制信号生成模块;串化器。本发明还公开了一种具有上述LED模块的信号接口电路的LED显示装置。本发明适用于各种LED显示屏。 | ||
搜索关键词: | 一种 led 模块 信号 接口 电路 显示装置 | ||
【主权项】:
一种LED模块的信号接口电路,包括LED点阵、与所述LED点阵连接的行驱动电路和列驱动电路,其特征在于:所述LED模块的信号接口电路包括输入插座、输出插座、LVDS芯片和用于产生本地基准时钟的晶振,所述LVDS接口芯片具有:用于差分输入的差分输入端,其与所述输入插座连接,所述差分输入端包括用于接收RGB视频数据的数据差分输入端和用于接收时钟信号的时钟差分输入端;用于差分输出的差分输出端,其与所述输出插座连接;所述差分输出端包括用于输出RGB视频数据的数据差分输出端和用于输出时钟信号的时钟差分输出端;与所述列驱动电路连接且输出RGB数据至列驱动电路的RGB输出端;与所述列驱动电路连接且输出LED扫描控制信号至列驱动电路的LED扫描控制信号输出端;与所述行驱动电路连接且输出行扫描控制信号至所述行驱动电路的行扫描控制信号输出端;与数据差分输入端和时钟差分输入端连接的并化器,其将数据差分输入端输入的RGB视频数据转换成并行数据输出;一根据本地基准时钟生成本地时钟信号的时钟生成模块,其与所述晶振连接;一输入端与所述并化器输出端、时钟差分输入端和时钟生成模块的输出端连接,输出端与所述RGB输出端、LED扫描控制信号输出端和行扫描控制信号输出端相连的RGB数据截取和控制信号生成模块,其接收所述并化器输出的并行数据,并在时钟差分输入端接收到的时钟信号和时钟生成模块生成的本地时钟信号的作用下完成并行数据的译码、缓冲、转换和对应LED模块的RGB视频数据的截取,并分别输出截取的RGB视频数据、LED扫描控制信号和行扫描控制信号至所述RGB输出端、LED扫描控制信号输出端和行扫描控制信号输出端,同时输出RGB视频数据;一与所述RGB数据截取和控制信号生成模块的输出端及数据差分输出端相接的串化器,所述串化器接收所述RGB数据截取和控制信号生成模块输出的RGB视频数据,并将接收到的RGB视频数据转换成串行数据输出至数据差分输出端;所述时钟差分输出端与所述时钟生成模块的输出端相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于康佳集团股份有限公司,未经康佳集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110103830.3/,转载请声明来源钻瓜专利网。
- 上一篇:用于卷绕材料幅的设备和方法
- 下一篇:一种灌装运输溴素的方法