[发明专利]一种LTE下行系统中的速率匹配方法有效
申请号: | 201110128764.5 | 申请日: | 2011-05-18 |
公开(公告)号: | CN102325000A | 公开(公告)日: | 2012-01-18 |
发明(设计)人: | 隆克平;刘健;余龙 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 成都行之专利代理事务所(普通合伙) 51220 | 代理人: | 温利平 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种LTE下行系统中的速率匹配方法,针对3GPP LTE下行系统,提出了基于Turbo编码的传输信道模型,采用循环填充和交错打孔的LTE下行系统中的速率匹配方法。在本发明中,首先采用系统-校验信息比特流交错合并的方法进行比特收集,然后针对收集到的比特流,采用循环填充或交错打孔方法添加或打掉相应数目的比特得到对应的码率,实现速率匹配。经实验测试表明,与传统的LTE速率匹配方法相比,该速率匹配方法能够有效地提高误比特率(Bit Error Rate,BER)性能。此外,本发明LTE下行系统中的速率匹配方法跳过了对伪比特的定位和删除,降低了运算的复杂度,提高了算法在软、硬件上的可实现性。 | ||
搜索关键词: | 一种 lte 下行 系统 中的 速率 匹配 方法 | ||
【主权项】:
1.一种LTE下行系统中的速率匹配方法,其特征在于,包括以下步骤:(1)、比特收集在发送端,首先获得LTE Turbo编码的输出:系统比特流
两个校验比特流
然后将这三个比特流分别经过子块交织,分别得到三个输出序列:
其中,k=0,1,…,Kπ-1,Kπ为交织长度;再将这三个序列中的信息比特交错合并,合并方式如下:w 3 k = v k ( 0 ) , ]]> k=0,...,Kπ-1w 3 k + 1 = v k ( 1 ) , ]]> k=0,...,Kπ-1 (1)w 3 k + 2 = v k ( 2 ) , ]]> k=0,...,Kπ-1合并后得到比特序列wk,其中k=0,1,…,Kw-1,Kw=3Kπ;合并后得到比特序列wk在循环缓冲器中暂存;(2)、速率匹配在发生端,速率匹配后输出序列为ek,k=0,1,..,E-1,输出序列的长度E=Kπ/R,R为系统目标码率;定义速率匹配过程中填充或打孔的比特数为M,M的表达式如下:M=Kw-E=3Kπ-E (2)M值为负时,速率匹配过程需要填充;反之,M值为正时,速率匹配过程需要打孔;所述的填充为:首先把比特序列wk中所有Kw个比特依次输出,然后从循环缓冲器的起始位置开始,循环连续读取|M|个比特并进行输出,得到长度为E的匹配输出序列ek;所述的打孔为:a1、如果M≤Kπ,交错地打掉比特序列wk中的校验1和校验2比特位,在打掉M个比特后,得到长度为E匹配输出序列ek;a2、如果Kπ<M≤2Kπ,交错地打掉比特序列wk中的校验1和校验2比特位,然后再从得到的比特序列的起始位置开始,依次打掉M-Kπ个校验比特,从而得到长度为E匹配输出序列ek;a3、如果2Kπ<M,所有校验位均被打掉,依次打掉M-2Kπ系统比特,得到长度为E匹配输出序列ek。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110128764.5/,转载请声明来源钻瓜专利网。
- 上一篇:一种柠檬酸发酵清液的分析方法
- 下一篇:一种转角测量装置