[发明专利]显示接口电路无效

专利信息
申请号: 201110142259.6 申请日: 2011-05-30
公开(公告)号: CN102810053A 公开(公告)日: 2012-12-05
发明(设计)人: 林明杰;郭颖瑜;杜维盈 申请(专利权)人: 联咏科技股份有限公司
主分类号: G06F3/14 分类号: G06F3/14
代理公司: 深圳新创友知识产权代理有限公司 44223 代理人: 江耀纯
地址: 中国台*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种显示接口电路包含有一物理层电路,用来接收并调变一原始数据信号及一原始时钟信号的准位,并据以分别产生一数据信号及一时钟信号;一画面缓冲器,用来根据该时钟信号一指令信号,储存及输出该数据信号;一显示器串行接口,用来通过数据封包,传输该数据信号及该时钟信号;一组态缓存器,用来根据一异步时钟信号及该数据信号,产生该指令信号;以及一异步延迟电路,用来调整该时钟信号传送至该组态缓存器的一时钟延迟,以产生该异步时钟信号。
搜索关键词: 显示 接口 电路
【主权项】:
一种显示接口电路,用来协调一行动装置的一处理器及一显示面板,其特征在于,该接口电路包含有:一模拟电路模块,包含一物理层电路,用来接收并调变该处理器提供的一原始数据信号及一原始时钟信号的准位,并据以分别产生一数据信号及一时钟信号,以符合一产业规格;一画面缓冲器,用来根据一存取信号、该时钟信号,储存该数据信号,并根据一指令信号,输出该数据信号至该显示面板;以及一数字电路模块,包含有:一显示器串行接口,耦接于该物理层电路,用来通过数据封包,传输该数据信号及该时钟信号;一内存控制器,耦接于该显示器串行接口及该画面缓冲器之间,用来根据该数据信号及该时钟信号,产生该存取信号;一组态缓存器,用来根据一异步时钟信号及该数据信号,产生该指令信号;以及一异步延迟电路,耦接于该显示器串行接口及该设定缓存器之间,用来调整该时钟信号传送至该组态缓存器的一时钟延迟,以产生该异步时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联咏科技股份有限公司,未经联咏科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110142259.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top