[发明专利]一种基于SRAM的FPGA的LUT测试结构及方法无效

专利信息
申请号: 201110152022.6 申请日: 2011-06-08
公开(公告)号: CN102353892A 公开(公告)日: 2012-02-15
发明(设计)人: 高成;俞少华;王香芬;黄姣英 申请(专利权)人: 北京航空航天大学
主分类号: G01R31/3185 分类号: G01R31/3185;G01R31/3187
代理公司: 北京慧泉知识产权代理有限公司 11232 代理人: 王顺荣;唐爱华
地址: 100191*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于SRAM的FPGA的LUT测试结构,它由多条并行的测试链构成,测试链由串联在一起的局部链构成,每一级局部链又由一个测试图形生成器TPG和一个被测电路CUT组成。每条测试链中,第一级局部链的时钟信号由外部时钟提供,下一级局部链的时钟由上一级局部链输出提供,由此将各级局部链串联在一起直至最后一级输出至输入输出端口IOB输出;该测试方法有五大步骤:一、生成测试图形生成器TPG中查找表LUT的配置图形;二、生成被测电路CUT中查找表LUT的测试图形;三、按照前述配置图形和测试图形来配置FPGA;四、上电运行FPGA,并从每条测试链终端读取它的输出波形;五、将步骤三中的被测电路CUT中查找表LUT的测试图形C1分别改为C2至C2n,然后重复步骤三和步骤四直至结束。
搜索关键词: 一种 基于 sram fpga lut 测试 结构 方法
【主权项】:
一种基于SRAM的FPGA的LUT测试结构,其特征在于:该测试结构由复数条并行的测试链构成,测试链由一级一级串联在一起的局部链构成,每一级局部链又由一个测试图形生成器TPG和一个被测电路CUT组成;其间关系是:每条测试链中,第一级局部链的时钟信号由外部时钟提供,下一级局部链的时钟由上一级局部链输出提供,由此将各级局部链串联在一起直至最后一级输出至输入输出端口IOB输出;局部链内部,测试图形生成器TPG产生地址信号,并传输给被测电路CUT,被测电路CUT读取数据输出至下一级局部链时钟,测试链数不大于可用的输入输出端口IOB数;设查找表LUT输入数目为n,所述测试图形生成器TPG是:由n个查找表LUT和n个触发器连接而成;其间关系是:每个查找表LUT与一个触发器串联连接在一起,n个触发器的输出一方面反馈回每个查找表LUT作为地址输入,另一方面也同时传输给被测电路CUT;测试图形生成器TPG能产生0至2n‑1的地址信号,并通过对自身的查找表LUT配置数据的读取进行自检测;测试图形生成器TPG的时钟信号为同步时钟信号,该查找表LUT和触发器都是FPGA内部资源;所述被测电路CUT是:由几个具有相同配置的逻辑单元LE构成,每个逻辑单元LE包括一个被测查找表LUT和一个用于锁存数据的D触发器;其间关系是:测试图形生成器TPG的输出直接与第一个逻辑单元LE相连,并作为逻辑单元LE内部查找表LUT的地址;其余的逻辑单元LE由上一个逻辑单元LE的输出作为其内部查找表LUT输入的最低有效位与测试图形生成器TPG输出的高n‑1位共同构成其内部查找表LUT的地址;各逻辑单元LE的时钟信号为同步时钟信号;该被测查找表LUT和D触发器都是FPGA内部资源。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学,未经北京航空航天大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110152022.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top