[发明专利]USB全速设备数据信号同步电路有效
申请号: | 201110159171.5 | 申请日: | 2011-06-14 |
公开(公告)号: | CN102831092B | 公开(公告)日: | 2016-12-28 |
发明(设计)人: | 叶国平 | 申请(专利权)人: | 上海华虹集成电路有限责任公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 上海浦一知识产权代理有限公司31211 | 代理人: | 戴广志 |
地址: | 201203 上海*** | 国省代码: | 上海;31 |
权利要求书: | 暂无信息 | 说明书: | 暂无信息 |
摘要: | 本发明公开了一种USB全速设备数据信号同步电路。用高频时钟对K状态和SE0状态指示信号进行同步,同步逻辑使用两级D锁存器消除数据信号亚稳态问题,再使用一个D锁存器和一个二输入与门消除SE0状态指示信号上由毛刺被高频时钟误采样而导致的错误脉冲信号。同步和清除错误脉冲后,再组合产生USB总线数据信号内部逻辑所使用的K状态、J状态和SE0状态指示信号。本发明能使符合USB全速协议的USB设备的异步数据信号被同步而且保证了同步后信号的正确性。 | ||
搜索关键词: | usb 全速 设备 数据 信号 同步 电路 | ||
【主权项】:
一种USB全速设备数据信号同步电路,其特征在于,包括:SE0状态指示信号同步电路,包括依次串接的第一D锁存器、第二D锁存器和第三D锁存器,所述三个D锁存器的时钟输入端输入芯片工作时钟域的同步时钟信号,第二D锁存器和第三D锁存器的数据输出端分别与一个二输入与门的输入端相连接,同步前的SE0状态指示信号输入至第一D锁存器的数据输入端,二输入与门的输出端输出同步后的SE0状态指示信号;K状态或J状态指示信号同步电路,包括依次串接的第四D锁存器、第五D锁存器和第六D锁存器,所述三个D锁存器的时钟输入端输入芯片工作时钟域的同步时钟信号,同步前的K状态或J状态指示信号输入至第四D锁存器的数据输入端,第六D锁存器的数据输出端输出同步后的K状态或J状态指示信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹集成电路有限责任公司,未经上海华虹集成电路有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110159171.5/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置