[发明专利]一种基于DMA的双缓冲乒乓并行结构图像处理优化方法无效
申请号: | 201110170108.1 | 申请日: | 2011-06-22 |
公开(公告)号: | CN102222316A | 公开(公告)日: | 2011-10-19 |
发明(设计)人: | 杨威;靳晓园;张诚;李彦;马颖劲;刘建兵 | 申请(专利权)人: | 北京航天自动控制研究所 |
主分类号: | G06T1/20 | 分类号: | G06T1/20;G06T1/60;G06F13/28 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 臧春喜 |
地址: | 100854 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于DMA的双缓冲乒乓并行结构图像处理优化方法,DSP外接SDRAM,待处理的图像存储在SDRAM中,将SDRAM中的图像数据划分为2N条图像条带,在DSP的内部RAM中开辟奇偶缓冲区用于存放奇偶图像条带数据,然后利用DMA的快速数据传输能力和DMA控制器与CPU的并行工作方式,实现对存储在SDRAM中的图像进行优化处理。本发明有效地提高CPU和DMA控制器的利用率,加快图像处理算法的运行速度,提升DSP在实时图像处理方面的性能,在景象匹配、图像融合、目标跟踪等实时图像处理领域可以广泛应用,也可用于军事领域。 | ||
搜索关键词: | 一种 基于 dma 缓冲 乒乓 并行 结构 图像 处理 优化 方法 | ||
【主权项】:
一种基于DMA的双缓冲乒乓并行结构图像处理优化方法,DSP外接SDRAM,待处理的图像存储在SDRAM中,其特征在于步骤如下:(1)将SDRAM中的图像数据划分为2N条图像条带,其中N为自然数,在DSP的内部RAM中开辟奇偶缓冲区用于存放奇偶图像条带数据;(2)DSP中的CPU向DMA控制器连续发出第1条图像条带和第2条图像条带的搬入申请后,CPU进入阻塞状态等待第1条图像条带搬入完毕,DMA控制器接到CPU发出的搬入申请后依次从SDRAM中将第1条图像条带和第2条图像条带分别搬入到内部RAM开辟的奇偶缓冲区中;(3)当DMA控制器将第i条图像条带从SDRAM中搬入到内部RAM的奇数缓冲区后,CPU在内部RAM对第i条图像条带进行图像处理,CPU对第i条图像条带处理完成后依次向DMA控制器发出第i条图像条带处理输出数据的搬出申请和第i+2条图像条带的搬入申请,i=1;(4)当DMA控制器将第i+1条图像条带从SDRAM中搬入到内部RAM的偶数缓冲区后,CPU在内部RAM对第i+1条图像条带进行图像处理,CPU对第i+1条图像条带处理完成后依次向DMA控制器发出第i+1条图像条带处理输出数据的搬出申请和第i+3条图像条带的搬入申请,i=1;(5)按照步骤(3)‑(4)的处理过程完成其余2N‑2条图像条带的图像处理,i依次取3,5,7...2N‑1,当CPU对第2N‑1条图像条带和第2N条图像条带处理完成后向DMA控制器发出第2N‑1条图像条带处理输出数据和第2N条图像条带处理输出数据的搬出申请,DMA控制器将第2N‑1条图像条带处理输出数据和第2N条图像条带处理输出数据搬出到SDRAM中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航天自动控制研究所,未经北京航天自动控制研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110170108.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种低压动力补偿控制柜
- 下一篇:钻头式电缆快速接头