[发明专利]采用奇偶通道过滤器加快低端数字机顶盒芯片收数据的方法有效

专利信息
申请号: 201110182204.8 申请日: 2011-06-30
公开(公告)号: CN102244815A 公开(公告)日: 2011-11-16
发明(设计)人: 周春健;肖瀟 申请(专利权)人: 南京熊猫信息产业有限公司;熊猫电子集团有限公司;南京熊猫电子股份有限公司
主分类号: H04N21/435 分类号: H04N21/435;H04N21/431;H04N21/472
代理公司: 南京天华专利代理有限责任公司 32218 代理人: 夏平;瞿网兰
地址: 210002 *** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种采用奇偶通道过滤器加快低端数字机顶盒芯片收数据的方法,其特征是它包含以下步骤:显示操作界面,启动数据广播或者EPG,开启奇偶双通道来收取Section数据,并把Section数据放入FIFO缓存器,读取FIFO缓冲器Section数据,处理解析,解析完后,显示相关目标界面。本发明有效解决了如果应用层处理前面的数据而遗漏正在接收的Section数据,那么就要等到下一个码流周期才能接收到遗漏的Section数据的问题,从而大大提高了数据接收的效率。
搜索关键词: 采用 奇偶 通道 过滤器 加快 低端 数字 机顶盒 芯片 数据 方法
【主权项】:
一种采用奇偶通道加快低端机顶盒芯片收数据的方法,其特征是它包含以下步骤:首先,使所述的芯片遵循两级硬件过滤,即以PID为条件的第一级过滤和以负载(Section/PES)开始多字节为匹配条件的第二级过滤,且只对Section格式封装的数据进行第二级过滤;其次,设置两个FIFO缓存器,其中一个FIFO缓存器用于存放接收的数据,另一个FIFO缓存器用于任务检测,一旦第一个FIFO缓存器有数据读入立即读取数据;第三,显示操作界面;第四,启动数据广播或者EPG,开启奇偶双通道来收取Section格式封装的数据,并把Section格式封装的数据放入第一个FIFO缓存器;第五,读取第一个FIFO缓冲器中Section格式封装的数据,处理解析;第六,解析完后,显示相关目标界面。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京熊猫信息产业有限公司;熊猫电子集团有限公司;南京熊猫电子股份有限公司,未经南京熊猫信息产业有限公司;熊猫电子集团有限公司;南京熊猫电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110182204.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top