[发明专利]制备自我对准隔离区的方法有效

专利信息
申请号: 201110199311.1 申请日: 2011-07-14
公开(公告)号: CN102386191A 公开(公告)日: 2012-03-21
发明(设计)人: 傅士奇;曾凯;吕文祯 申请(专利权)人: 台湾积体电路制造股份有限公司
主分类号: H01L27/146 分类号: H01L27/146;H01L21/76;H01L21/761
代理公司: 北京中原华和知识产权代理有限责任公司 11019 代理人: 寿宁;张华辉
地址: 中国台湾新竹市*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明是有关于一种制备自我对准隔离区的方法,其制备多个自我对准隔离区于一基材上的二个邻近感测元件间,以降低邻近感测元件间的串音(Cross-talk)(或散辉现象(Blooming))。此些方法使用氧化物植入掩膜,来形成深掺杂区且也形成浅掺杂区。在一些实施例中,浅掺杂区较窄,并且是藉由沉积共形的介电层在氧化物植入掩膜上方,来窄化用以植入的开口而形成。
搜索关键词: 制备 自我 对准 隔离 方法
【主权项】:
一种制备自我对准隔离区的方法,其特征在于其制备多个自我对准隔离区于一基材上的二邻近感测元件间,以降低该些邻近感测元件的串音,该制备自我对准隔离区的方法包括以下步骤:图案化一氧化层,以形成具有一开口的一氧化物植入掩膜,该开口是位于该基材上的该些邻近感测元件之间;进行一第一植入,以形成一深掺杂区于该些邻近感测元件之间,该第一植入是由与该基材的一上表面的下方相距一距离处开始进行;以及在进行该第一植入后进行一第二植入,以形成一浅掺杂区于该些邻近感测元件之间,其中该深掺杂区和该浅掺杂区是自我对准的,其中该浅掺杂区的一底部和该深掺杂区的一顶部重叠,其中该浅掺杂区和该深掺杂区防止多个电子在该些邻近感测元件间流动。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110199311.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top