[发明专利]集成半导体器件无效
申请号: | 201110203048.9 | 申请日: | 2011-07-20 |
公开(公告)号: | CN102401868A | 公开(公告)日: | 2012-04-04 |
发明(设计)人: | 青木健知 | 申请(专利权)人: | 索尼公司 |
主分类号: | G01R31/02 | 分类号: | G01R31/02 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 黄小临 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在此公开了一种集成半导体器件,包括:第一半导体器件,其具有时钟生成部分、存储输入数据作为传输数据的第一数据存储部分、数据输出端子,其为第一数据存储部分的每一个都提供一个、以及被适配为输出传输时钟的时钟输出端子;以及第二半导体器件,其具有接收传输数据的数据输入端子、被适配为接收传输时钟的时钟输入端子、与分别存储输入数据的数据输入端子相关联的第二数据存储部分、以及分别与第二数据存储部分相关联的选择部分,用于选择传输数据或者向第一串联电路中相关联的第二数据存储部分位移或输出的数据,所述第一串联电路通过以串联方式连接第二数据存储部分而形成,所述选择部分向相关联的第二数据存储部分提供所选择的数据。 | ||
搜索关键词: | 集成 半导体器件 | ||
【主权项】:
一种集成半导体器件,包括:第一半导体器件和第二半导体器件,其中所述第一半导体器件包括:时钟生成部分,被适配为生成时钟,第一数据存储部分,被适配为与所述时钟同步地将输入数据存储为要向第二半导体器件传输的传输数据,数据输出端子,所述第一数据存储部分的每一个被提供一个数据输出端子,以便输出所述传输数据,以及时钟输出端子,被适配为输出所述时钟作为传输时钟,以及所述第二半导体器件包括:数据输入端子,与所述数据输出端子相连接以便接收所述传输数据,时钟输入端子,与所述时钟输出端子相连接以便接收所述传输时钟,第二数据存储部分,其中每一个第二数据存储部分与所述数据输入端子之一相关联以便与所述传输时钟同步地存储输入数据,以及选择部分,其中每一个选择部分与所述第二数据存储部分之一相关联并且选择从所述数据输入端子接收的所述传输数据,或者选择被位移并输出给第一串联电路中相关联的第二数据存储部分的数据,所述第一串联电路通过以相继串联连接所述第二数据存储部分而形成,所述选择部分的每一个向相关联的第二数据存储部分提供所选择的数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼公司,未经索尼公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110203048.9/,转载请声明来源钻瓜专利网。