[发明专利]一种卫星数字接口拉偏验证系统有效
申请号: | 201110244427.2 | 申请日: | 2011-08-23 |
公开(公告)号: | CN102323904A | 公开(公告)日: | 2012-01-18 |
发明(设计)人: | 安卫钰;李威;王志富;郝燕艳;王雷;计平 | 申请(专利权)人: | 中国空间技术研究院 |
主分类号: | G06F11/267 | 分类号: | G06F11/267 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 安丽 |
地址: | 100094 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种卫星数字接口拉偏验证系统,包括时钟模块、上位机接口模块、FPGA、星上接口模块和电源模块;电源模块为上位机接口模块、FPGA和星上接口模块提供电源,时钟模块为FPGA提供时钟信号,上位机接口模块实现FPGA和上位机之间的数据交换和传输,星上接口模块实现FPGA和星上设备的数据交换和传输以及FPGA输出的时序信号上升沿和下降沿的拉偏;FPGA实现数据的交互以及时序信号的延时拉偏。本发明可实现数字信号的时序拉偏,通过FPGA产生不同数字信号之间的延迟量,测试卫星数字接口工作状况,得到时序容差值,并且可通过可变阻容网络实现信号上升沿、下降沿的实时变化。 | ||
搜索关键词: | 一种 卫星 数字 接口 验证 系统 | ||
【主权项】:
一种卫星数字接口拉偏验证系统,其特征在于包括:时钟模块、上位机接口模块、FPGA、星上接口模块和电源模块;电源模块为上位机接口模块、FPGA和星上接口模块提供电源,时钟模块为FPGA提供时钟信号,上位机接口模块实现FPGA和上位机之间的数据交换和传输,星上接口模块实现FPGA和星上设备的数据交换和传输以及FPGA输出的时序信号上升沿和下降沿的拉偏;FPGA实现数据的交互以及时序信号的延时拉偏;所述星上接口模块包括电平转换电路、星上接口匹配电路和阻容网络;FPGA输出的信号经过电平转换电路进行电平转换,之后分成两路,一路输入到星上接口匹配电路,一路经过开关K2输入到阻容网络,星上接口匹配电路对输入的信号进行阻抗匹配之后,将输出的信号经过开关K1送入星上设备,同时还将输出的信号经过开关K3送入阻容网络,阻容网络对信号进行上升沿和下降沿的调整,之后输出给星上设备;所述FPGA包括接收上位机数据模块、向上位机发送数据模块、遥测基本时序模块、星上数据采集模块、遥控基本时序模块和遥控指令发送模块;接受上位机数据模块接收上位机传输过来的数据,并将该数据中的时延信息发送给星上数据采集模块和遥控指令发送模块,将该数据中的指令信息发送给遥控指令发送模块和遥控基本时序模块;向上位机发送数据模块接收星上数据采集模块输出的星上遥测数据,并输出给上位机;遥测基本时序模块生成接收星上数据的时序,并将该时序发送给星上数据采集模块,所述接收星上数据的时序包括遥测时钟信号和遥测选通信号;星上数据采集模块根据接收到的时延信息,将遥测选通信号延时;星上数据采集模块根据遥测时钟信号以及延时之后的遥测选通信号,采集星上遥测数据;所述遥控基本时序模块接收指令信息并生成指令发送时序,并将该时序发送给遥控指令发送模块,所述指令发送时序包括遥控选通信号和第一位遥控指令数据;遥控指令发送模块根据接收到的指令和时延信息,将遥控基本时序模块输出的第一位遥控指令数据进行延时处理,在接收到星上设备发送的第一个遥控移位脉冲后,根据所述时延信息延时输出第二位遥控指令数据,在接收到第二个遥控移位脉冲后,根据所述时延信息延时输出第三位遥控指令数据,以此类推,直到将遥控指令数据全部发送完毕。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国空间技术研究院,未经中国空间技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110244427.2/,转载请声明来源钻瓜专利网。
- 上一篇:一种有机电致发光器件及其制备方法
- 下一篇:相变存储器、底部电极及其制作方法