[发明专利]存储阵列和存储系统及数据保护方法无效
申请号: | 201110276089.0 | 申请日: | 2011-09-16 |
公开(公告)号: | CN102346653A | 公开(公告)日: | 2012-02-08 |
发明(设计)人: | 柯乔;饶成莉 | 申请(专利权)人: | 成都市华为赛门铁克科技有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 深圳市深佳知识产权代理事务所(普通合伙) 44285 | 代理人: | 彭愿洁;李文红 |
地址: | 611731 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例提供存储阵列和存储系统及数据保护方法,本发明实施例中的存储设备配置的非易失性存储装置包括内存和非易失性存储介质,将内存和非易失性存储介质整合在一起,而用户接口芯片输入的数据直接通过PCIE链路传递到该非易失性存储装置中,再将其存储在该非易失性存储装置的非易失性存储介质,即实现用户接口芯片到非易失性存储装置的数据直接传输,可以无需经过CPU控制的内存进行中转,该数据读写机制相对于现有技术占用更少的PCIE链路,有利于提升存储系统性能;并且,基于上述架构进行用户接口芯片输入数据的校验保护,有利于提升数据安全性。 | ||
搜索关键词: | 存储 阵列 存储系统 数据 保护 方法 | ||
【主权项】:
一种存储设备数据保护方法,其特征在于,包括:将从用户接口芯片输入的数据通过快速外设组件互联PCIE链路传递到第一非易失性存储装置,其中,所述用户接口芯片和所述第一非易失性存储装置连接到PCIE链路,所述第一非易失性存储装置包括内存和非易失性存储介质;将所述数据写入所述第一非易失性存储装置的内存中;读取出包括所述数据在内的一组待校验运算的数据;对所述一组待校验运算的数据进行校验运算得到校验数据;将写入所述第一非易失性存储装置的内存中的所述数据,写入到所述第一非易失性存储装置的非易失性存储介质;通过PCIE链路将所述校验数据写入所述第一非易失性存储装置的非易失性存储介质或第二非易失性存储装置的非易失性存储介质。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都市华为赛门铁克科技有限公司,未经成都市华为赛门铁克科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110276089.0/,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置