[发明专利]一种可减小功耗和芯片面积的数字脉宽调制器电路无效
申请号: | 201110281460.2 | 申请日: | 2011-09-21 |
公开(公告)号: | CN102386916A | 公开(公告)日: | 2012-03-21 |
发明(设计)人: | 王伟威;刘晓露;沈仲汉;闫娜;谈熙;闵昊 | 申请(专利权)人: | 复旦大学 |
主分类号: | H03L7/18 | 分类号: | H03L7/18;H03L7/099 |
代理公司: | 上海正旦专利代理有限公司 31200 | 代理人: | 陆飞;盛志范 |
地址: | 200433 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于集成电路设计技术领域,具体是一种可减小功耗和芯片面积的数字脉宽调制器电路。该电路由环路振荡器、数字锁相环控制器和脉冲输出电路等组成;其中,脉冲输出电路包括两个多路选择器和一个RS触发器;环路振荡器包括多个数字控制延迟单元和反相器,每个延迟单元的输出都连接到多路选择器,然后根据输入数字控制位来选通多路选择器,多路选择器的输出触发RS触发器,从而得到所需要宽度的脉冲信号。与一般的数字脉宽调制器相比,本发明减少了所需要的延迟单元,因而可减小功耗和面积。 | ||
搜索关键词: | 一种 减小 功耗 芯片 面积 数字 脉宽调制 电路 | ||
【主权项】:
一种可减小功耗和芯片面积的数字脉宽调制器电路,包括环路振荡器、数字锁相环控制器,脉冲输出电路,其特征在于:所述环路振荡器电路中具有2n/2个数字控制延迟单元和一个反相器,n代表输入数字控制位的位数;其中,每个数字控制延迟单元依次首尾相接,最后一个数字控制延迟单元经由一个反相器接回到第一个数字控制延迟单元的输入端,形成一个环路振荡器;所述的数字锁相环控制器电路由一个D触发器、第2n/2+1个数字控制延迟单元、逻辑判决器、加法器和寄存器组成;其中,D触发器检测两个输入信号上升沿的快慢,逻辑判决器根据D触发器的输出给出高或低电平的结果,然后该结果与寄存器中的数字相加,并得到数字锁相环控制器的输出数字控制位;所述的脉冲输出电路包括两个2n/2选1的多路选择器和一个RS触发器;其中,两个多路选择器的输入都连接到环路振荡器的各个输出节点;另两个多路选择器的输出分别连接到RS触发器的输入端,该RS触发器的S端检测信号的上升沿,R端检测信号的下降沿,其中一个多路选择器输出信号的上升沿作为脉冲信号上升沿的触发信号,另一个多路选择器输出信号的下降沿作为脉冲信号下降沿的触发信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110281460.2/,转载请声明来源钻瓜专利网。