[发明专利]数字电路调试器无效
申请号: | 201110310071.8 | 申请日: | 2011-10-13 |
公开(公告)号: | CN102368090A | 公开(公告)日: | 2012-03-07 |
发明(设计)人: | 邹雅娴 | 申请(专利权)人: | 无锡大麦创意设计有限公司 |
主分类号: | G01R31/3177 | 分类号: | G01R31/3177;G01R1/28 |
代理公司: | 杭州裕阳专利事务所(普通合伙) 33221 | 代理人: | 应圣义 |
地址: | 214125 江苏省无锡*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明为实现数字电路的调试而设计的一种系统。其中包括FPGA逻辑分析模块、双口RAM、FPGA波形发生模块、桥接芯片、微处理器。所述FPGA逻辑分析模块用于分析信号波形;所述双口RAM用于FPGA与微处理器通信的中介;所述FPGA波形发生模块用于产生特定的波形;所述桥接芯片实现微处理器与PC机的通信电路;所述微处理器用于FPGA模块的控制及与PC主机的交互。本发明具有灵活,高效,实用,性价比高的特点,用户操作十分简易。 | ||
搜索关键词: | 数字电路 调试 | ||
【主权项】:
一种数字电路调试器,其特征在于:包括FPGA逻辑分析模块、双口RAM、FPGA波形发生模块、桥接芯片、微处理器,所述的双口RAM、FPGA波形发生模块、桥接芯片与微处理器连接;所述的FPGA逻辑分析模块与双口RAM相连,用于电路逻辑功能分析;所述的双口RAM与微处理器相连,用于数据缓存;所述的FPGA波形发生模块与微处理器相连,用于波形的产生;所述的桥接芯片采用UART‑USB的方法实现通信方式变换;所述的微处理器接收逻辑分析模块传来的数据,并传送给桥接芯片。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡大麦创意设计有限公司,未经无锡大麦创意设计有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110310071.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种虫草膳食纤维冲剂及其生产工艺
- 下一篇:一种手/电动阀门控制装置