[发明专利]一种FPGA互连线延时获取方法及其系统有效
申请号: | 201110381104.8 | 申请日: | 2011-11-26 |
公开(公告)号: | CN102542098A | 公开(公告)日: | 2012-07-04 |
发明(设计)人: | 包朝伟;赵多华;袁梅 | 申请(专利权)人: | 深圳市国微电子股份有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 深圳市科吉华烽知识产权事务所 44248 | 代理人: | 胡吉科;孙伟 |
地址: | 518057 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种FPGA互连线延时获取方法及其系统。一种FPGA互连线延时获取方法,包括如下步骤:模型的建立与分析步骤:将FPGA的互连线划分为若干个模型,并确定每个模型负载数量变化引起路径个数变化的数量;初步处理步骤:根据负载数量的变化,通过版图提取的网表,以得到每一条路径的延时,再将这些模型的延时参数填写在库中;延时处理步骤:在进行布局布线的时候,通过查找库,得到互连线模型,然后调用相应模型的延时参数,用数值拟合方式获得整条互连线的总延时。 | ||
搜索关键词: | 一种 fpga 互连 延时 获取 方法 及其 系统 | ||
【主权项】:
一种FPGA互连线延时获取方法,其特征在于,包括如下步骤:模型的建立与分析步骤:将FPGA的互连线划分为若干个模型,并确定每个模型负载数量变化引起路径个数变化的数量;初步处理步骤:根据负载数量的变化,通过版图提取的网表,以得到每一条路径的延时,再将这些模型的延时参数填写在库中;延时处理步骤:在进行布局布线的时候,通过查找库,得到互连线模型,然后调用相应模型的延时参数,用数值拟合方式获得整条互连线的总延时。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市国微电子股份有限公司,未经深圳市国微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110381104.8/,转载请声明来源钻瓜专利网。
- 上一篇:空调机组平台装置和车体
- 下一篇:基于固态硬盘的高维数据索引结构设计方法