[发明专利]大规模集成电路可重构处理器阵列的同步性能优化的方法无效
申请号: | 201110412936.1 | 申请日: | 2011-12-12 |
公开(公告)号: | CN103164386A | 公开(公告)日: | 2013-06-19 |
发明(设计)人: | 武继刚;孙学梅;李媛媛;王琬茹;张元瑞 | 申请(专利权)人: | 天津工业大学 |
主分类号: | G06F15/80 | 分类号: | G06F15/80 |
代理公司: | 北京思创毕升专利事务所 11218 | 代理人: | 刘明华 |
地址: | 300387 *** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于高性能计算领域,涉及包含故障处理单元的大规模集成电路二维网状处理器阵列的重构问题,以及重构后的同步问题。采用同步性能优化算法包括以下步骤:(1)对目标阵列中处理单元行与行之间的间隔从上往下进行编号为1,2,…,n-1,其中,n为目标阵列的总行数;(2)首先是扫描目标阵列,标记出所有的长连接,并确定每个长连接的活动范围,用集合表示;这里将长连接看作斜边,其活动范围是指在相同的逻辑列上能够上下平行连续移动的范围;(3)其次采用同步性能优化算法中求交运算对所有集合进行运算,使集合合并到交集中;(4)最后是根据求交运算的结果来移动斜边,有交集说明斜边能够移动到相同的行间隔上,据此来移动斜边。 | ||
搜索关键词: | 大规模集成电路 可重构 处理器 阵列 同步 性能 优化 方法 | ||
【主权项】:
一种大规模集成电路可重构处理器阵列的同步性能优化的方法,其特征在于,采用同步性能优化算法包括以下步骤:(1)对目标阵列中处理单元行与行之间的间隔从上往下进行编号为1,2,…,n‑1,其中,n为目标阵列的总行数;(2)首先是扫描目标阵列,标记出所有的长连接,并确定每个长连接的活动范围,用集合表示;这里将长连接看作斜边,其活动范围是指在相同的逻辑列上能够上下平行连续移动的范围;(3)其次采用同步性能优化算法中求交运算对所有集合进行运算,使集合合并到交集中;(4)最后是根据求交运算的结果来移动斜边,有交集说明斜边能够移动到相同的行间隔上,据此来移动斜边。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津工业大学,未经天津工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110412936.1/,转载请声明来源钻瓜专利网。