[发明专利]一种DDS信号发生器及其幅度控制方法有效
申请号: | 201110431655.0 | 申请日: | 2011-12-21 |
公开(公告)号: | CN103176503B | 公开(公告)日: | 2017-08-25 |
发明(设计)人: | 丁新宇;王悦;王铁军;李维森 | 申请(专利权)人: | 北京普源精电科技有限公司 |
主分类号: | G06F1/03 | 分类号: | G06F1/03 |
代理公司: | 北京三友知识产权代理有限公司11127 | 代理人: | 戴云霓 |
地址: | 102206 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种DDS信号发生器及其幅度控制方法,所述DDS信号发生器包括主控单元,与所述主控单元连接的FPGA模块,以及与所述FPGA模块连接的复合DAC;所述主控单元,配置幅度补偿系数以及参考电压值,使所述幅度补偿系数的位宽与所述参考电压值的位宽之和大于等于所述波形样点的位宽;所述FPGA模块包括波形存储器,存储波形样点;数字乘法器,将所述波形存储器中的波形样点乘上所述幅度补偿系数得到的波形数字量发送给所述复合DAC内部的数据DAC;SPI控制模块,将所述参考电压值转换为SPI格式,发送给所述复合DAC内部的增益DAC;所述复合DAC,根据所述增益DAC中所述参考电压值,将所述数据DAC中的波形数字量转化为模拟量。 | ||
搜索关键词: | 一种 dds 信号发生器 及其 幅度 控制 方法 | ||
【主权项】:
一种DDS信号发生器,所述DDS信号发生器包括:主控单元,与所述主控单元连接的FPGA模块,以及与所述FPGA模块连接的复合DAC;其特征在于:所述主控单元,配置幅度补偿系数以及参考电压值,使所述幅度补偿系数的位宽与所述参考电压值的位宽之和大于等于波形样点的位宽;所述FPGA模块包括:波形存储器,存储波形样点;数字乘法器,将所述波形存储器中的波形样点乘上所述幅度补偿系数得到的波形数字量发送给所述复合DAC内部的数据DAC;SPI控制模块,将所述参考电压值转换为SPI格式,发送给所述复合DAC内部的增益DAC;所述复合DAC,根据所述增益DAC中所述参考电压值,将所述数据DAC中的波形数字量转化为模拟量。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京普源精电科技有限公司,未经北京普源精电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110431655.0/,转载请声明来源钻瓜专利网。
- 上一篇:3.5毫米承荷探测电缆下井装置
- 下一篇:计量油嘴套