[发明专利]一种DMA数据传输方法及系统有效
申请号: | 201110439326.0 | 申请日: | 2011-12-23 |
公开(公告)号: | CN103176932B | 公开(公告)日: | 2017-04-26 |
发明(设计)人: | 唐新东 | 申请(专利权)人: | 锐迪科(重庆)微电子科技有限公司 |
主分类号: | G06F13/32 | 分类号: | G06F13/32 |
代理公司: | 北京集佳知识产权代理有限公司11227 | 代理人: | 逯长明 |
地址: | 401336 重庆市*** | 国省代码: | 重庆;85 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例公开了一种DMA数据传输方法及系统,能够降低CPU负担,提高数据传输的速度,从而提高系统整体性能。本发明实施例方法包括中央处理器CPU将需要传输的传输数据写入传输数据缓冲区BUFFER进行缓存;当传输数据写入完成后,对数据传输控制模块中BUFFER的写指针进行更新;数据传输控制模块对所述BUFFER中的传输数据通过DMA方式进行传输。本发明实施例还提供一种DMA数据传输系统。本发明实施例能够有效降低CPU负担,提高数据传输的速度,从而提高系统整体性能。 | ||
搜索关键词: | 一种 dma 数据传输 方法 系统 | ||
【主权项】:
一种DMA数据传输方法,其特征在于,包括:CPU将需要传输的数据写入传输数据缓冲区BUFFER进行缓存;当传输数据写入完成后,对数据传输控制模块中的写指针进行更新;数据传输控制模块配置并启动DMA模块,通过控制所述DMA模块实现对所述BUFFER中的传输数据通过DMA方式进行传输;所述数据传输控制模块配置并启动DMA模块,通过控制所述DMA模块实现对所述BUFFER中的传输数据通过DMA方式进行传输包括:启动周期性定时器,所述周期性定时器的定时间隔为预置数值;所述数据传输控制模块对所述BUFFER中的传输数据通过DMA方式进行传输,包括:当所述周期性定时器超时之后,所述数据传输控制模块接收所述周期性定时器产生的中断;所述数据传输控制模块根据读指针和写指针之间的差值,判断BUFFER中的有效数据长度;所述数据传输控制模块根据判断结果进行相应的处理;其中,所述数据传输控制模块根据判断结果进行相应的处理包括:若所述有效数据长度为0,则所述数据传输控制模块不作处理,所述周期性定时器保持之前的状态;或,若所述有效数据长度达到启动直接内存访问DMA传输的门限值N,则停止所述周期性定时器,所述数据传输控制模块配置并启动DMA模块进行所述传输数据的传输,所述N为预置数值;或,若所述有效数据长度未达到启动DMA传输的门限值N,但在M次收到所述周期性定时器产生的中断时所查询到的有效数据长度相同,则停止所述周期性定时器,所述数据传输控制模块配置并启动DMA模块进行所述传输数据的传输,所述M、N为预置数值;或者,所述数据传输控制模块配置并启动DMA模块,通过控制所述DMA模块实现对所述BUFFER中的传输数据通过DMA方式进行传输包括:CPU判断DMA模块是否运行,若没有运行,则通知数据传输控制模块启动DMA模块进行所述传输数据的传输;其中,所述启动DMA模块进行所述传输数据的传输包括:DMA模块与数据接收模块进行请求和响应的握手流程;DMA模块和数据传输控制模块一同完成传输数据的传输,完成传输后产生DMA完成中断;数据传输控制模块接收到DMA完成中断后,更新数据传输控制模块的读指针;数据传输控制模块查询BUFFER中的剩余传输数据的数据量,并根据查询结果进行相应处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于锐迪科(重庆)微电子科技有限公司,未经锐迪科(重庆)微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110439326.0/,转载请声明来源钻瓜专利网。
- 上一篇:动态心电图固定皮带
- 下一篇:随机写的方法和转换器