[发明专利]一种时钟同步读操作控制信号发生器有效
申请号: | 201110442729.0 | 申请日: | 2011-12-26 |
公开(公告)号: | CN103178812A | 公开(公告)日: | 2013-06-26 |
发明(设计)人: | 刘芳芳;金建明 | 申请(专利权)人: | 上海华虹NEC电子有限公司 |
主分类号: | H03K5/135 | 分类号: | H03K5/135 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 丁纪铁 |
地址: | 201206 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种时钟同步读操作控制信号发生器,包括:四个标准寄存器组和二个数字逻辑模块;第一标准寄存器组接收被采样时序,输出被采样时序到第一数字逻辑模块;第二标准寄存器组接收外部精准时序,输出时序一;第三标准寄存器组接收外部精准时序和被采样时序,输出时序二到第二数字逻辑模块并且直接输出外部;第四标准寄存器组接收第二数字逻辑模块输出的时序三输出时序四;第一数字逻辑模块接收进行读操作的地址和外部复位信号,其对接收时序进行判断后输出时序五到第二标准寄存器组;第二数字逻辑模块接收进行读操作的地址和复位信号,输出时序一。本发明能减小控制信号发生器面积,使控制信号发生器受工艺角,电压温度影响减小。 | ||
搜索关键词: | 一种 时钟 同步 操作 控制 信号发生器 | ||
【主权项】:
一种时钟同步读操作控制信号发生器,其特征是,包括:四个标准寄存器组具有计数功能,每个标准寄存器组包括至少一个标准寄存器,每个标准寄存器能受输入时序上升沿触发计数,其输出时序能根据寄存器数量变化分频;二个数字逻辑模块能对标准寄存器组输出时序进行与、或和非判断;第一标准寄存器组接收被采样时序,输出被采样时序到第一数字逻辑模块;第二标准寄存器组接收外部精准时序,输出时序一,其中被采样时序高电平宽度大于等于一个外部精准时序周期;第三标准寄存器组接收外部精准时序和被采样时序,输出时序二到第二数字逻辑模块并且直接输出外部;第四标准寄存器接收第二数字逻辑模块输出的时序三输出时序四;第一数字逻辑模块接收进行读操作的地址和外部复位信号,其对接收时序进行判断后输出时序五到第二标准寄存器组;第二数字逻辑模块接收进行读操作的地址和复位信号,输出时序一。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹NEC电子有限公司,未经上海华虹NEC电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110442729.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种太赫兹感应门
- 下一篇:一种滚珠螺杆挂臂式开门机