[发明专利]内存总线的信号采集装置有效
申请号: | 201110451208.1 | 申请日: | 2011-12-29 |
公开(公告)号: | CN102541772A | 公开(公告)日: | 2012-07-04 |
发明(设计)人: | 崔泽汉;陈明宇;包云岗;朱晏;张金勇 | 申请(专利权)人: | 中国科学院计算技术研究所 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F11/34 |
代理公司: | 北京泛华伟业知识产权代理有限公司 11280 | 代理人: | 王勇 |
地址: | 100190 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种内存总线的信号采集装置,包括:探测缓冲单元,适于采集内存控制器与内存颗粒之间的命令/地址总线和/或数据总线的信号并缓冲输出;和采集单元,适于将所述缓冲输出的信号转化为数据;其中,选择所述探测缓冲单元的输入阻抗,使得当对内存总线进行信号采集时,所述内存总线的信号基本不受影响。所述探测缓冲单元为内存缓冲器或DDRx寄存器;所述采集单元为FPGA、高速示波器或逻辑分析仪。解决了FPGA对内存总线进行信号采集时出现的信号完整性问题,能在不干扰原有内存系统正常运行的前提下,进行有效的内存信号采集的方法。解决了高速示波器和逻辑分析仪其缓存只能存储较短时间间隔内的数据的问题,能够持续捕获并输出。 | ||
搜索关键词: | 内存 总线 信号 采集 装置 | ||
【主权项】:
一种内存总线的信号采集装置,包括:探测缓冲单元,适于采集内存控制器与内存颗粒之间的命令/地址总线和/或数据总线的信号并缓冲输出;和采集单元,适于将所述缓冲输出的信号转化为数据;其中,选择所述探测缓冲单元的输入阻抗,使得当对内存总线进行信号采集时,所述内存总线的信号基本不受影响。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院计算技术研究所,未经中国科学院计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110451208.1/,转载请声明来源钻瓜专利网。
- 上一篇:线路形成方法
- 下一篇:一种变速箱副箱输出轴油封结构