[实用新型]基于SOPC技术二维IDCT分布式算法的IP核无效
申请号: | 201120080618.5 | 申请日: | 2011-03-24 |
公开(公告)号: | CN202084032U | 公开(公告)日: | 2011-12-21 |
发明(设计)人: | 付扬;邓超;郭培源 | 申请(专利权)人: | 北京工商大学 |
主分类号: | G06F17/14 | 分类号: | G06F17/14 |
代理公司: | 北京国浩君伍知识产权代理事务所(普通合伙) 11346 | 代理人: | 朱登河 |
地址: | 100048 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了基于SOPC技术二维IDCT分布式算法的IP核,该IP核装置具有Avalon总线读取模块、控制器模块、2D IDCT模块、Avalon总线写入模块、Avalon总线和控制寄存器;控制寄存器写入控制数据;控制模块控制Avalon总线读取模块读取控制寄存器中的操作地址,将要处理的数据经由Avalon总线读入输入缓存,经2D IDCT模块处理后由Avalon总线写入模块将结果写回原地址;该硬件模块工作速度快,在实现实施高质量解码的同时,降低系统的工作频率,从而降低功耗;软件模块具有灵活性和可扩展性,使解码器具有很好的兼容性;计算量主要集中到硬件加速器上,减轻了CPU的计算负担,使得CPU可以支持更多上层应用,兼顾解码速度、功能、灵活性、成本以及开发周期有要求。 | ||
搜索关键词: | 基于 sopc 技术 二维 idct 分布式 算法 ip | ||
【主权项】:
基于SOPC技术二维IDCT分布式算法的IP核,其特征在于:该IP核装置具有Avalon总线读取模块、控制器模块、2DIDCT模块、Avalon总线写入模块、Avalon总线和控制寄存器;所述的控制寄存器写入控制数据;控制模块控制所述的Avalon总线读取模块读取控制寄存器中的操作地址,将要处理的数据经由所述的Avalon总线读入输入缓存,经所述的2DIDCT模块处理后由所述的Avalon总线写入模块将结果写回原地址。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京工商大学,未经北京工商大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201120080618.5/,转载请声明来源钻瓜专利网。
- 上一篇:基于ARM和ZigBee网络的无线自助点餐系统
- 下一篇:一种虚拟电子白板