[实用新型]一种千兆万兆复合网卡的单一时钟源有效
申请号: | 201120259180.7 | 申请日: | 2011-07-21 |
公开(公告)号: | CN202127404U | 公开(公告)日: | 2012-01-25 |
发明(设计)人: | 邵宗有;刘新春;杨晓君;姚文浩;郑臣明;王晖;王英;柳胜杰;郝志彬 | 申请(专利权)人: | 曙光信息产业股份有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 北京安博达知识产权代理有限公司 11271 | 代理人: | 徐国文 |
地址: | 300384 天津市西青区华*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型提供了一种千兆万兆复合网卡的单一时钟源,所述时钟源由现场可编程晶振,时钟缓冲器,万兆接口芯片和FPGA芯片组成;其中,现场可编程晶振的输出端连接到时钟缓冲器的输入端,时钟缓冲器的输出端连接到万兆接口芯片和FPGA的输入端,FPGA的输出端连接到现场可编程晶振的输入端。通过本实用新型使得在需要多个晶振的复合网卡中,共享了单一时钟源,有效降低了成本,维护了系统稳定性,并且还可以在任意修改系统参考时钟,有利于系统调试。 | ||
搜索关键词: | 一种 千兆 复合 网卡 单一 时钟 | ||
【主权项】:
一种千兆万兆复合网卡的单一时钟源,其特征在于:所述时钟源由现场可编程晶振,时钟缓冲器,万兆接口芯片和FPGA芯片组成;其中,现场可编程晶振的输出端连接到时钟缓冲器的输入端,时钟缓冲器的输出端连接到万兆接口芯片和FPGA的输入端,FPGA的输出端连接到现场可编程晶振的输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于曙光信息产业股份有限公司,未经曙光信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201120259180.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种用于卷线盘的转动导电装置
- 下一篇:电源装置