[发明专利]组合式CPU/GPU体系结构系统中的装置发现和拓扑报告有效
申请号: | 201180060177.5 | 申请日: | 2011-12-15 |
公开(公告)号: | CN103262035B | 公开(公告)日: | 2017-05-17 |
发明(设计)人: | 保罗·布林勒;伦德特·万多;杰弗里·程;埃琳娜·特里;托马斯·沃勒;艾尔沙德·拉赫曼 | 申请(专利权)人: | 超威半导体公司;ATI科技无限责任公司 |
主分类号: | G06F9/46 | 分类号: | G06F9/46 |
代理公司: | 上海胜康律师事务所31263 | 代理人: | 李献忠 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 作为组合式CPU/APD体系结构系统的一个方面,提供用于发现并报告装置和系统拓扑的特性的方法和设备,所述特性与向组合式CPU/APD体系结构系统的各种计算资源有效地调度和分配计算任务有关。所述组合式CPU/APD体系结构在灵活的计算环境中对CPU和APD进行统一。在一些实施方案中,在单个集成电路中实施组合式CPU/APD体系结构能力,所述集成电路的元件可以包括一个或多个CPU核心和一个或多个APD核心。所述组合式CPU/APD体系结构创造了一个基础,在此基础上可以构建现有和新的编程框架、语言和工具。 | ||
搜索关键词: | 组合式 cpu gpu 体系结构 系统 中的 装置 发现 拓扑 报告 | ||
【主权项】:
一种组合式中央处理器(CPU)和加速处理设备(APD)体系结构系统,其包括:计算机存储器,其具有物理存储大小和逻辑布置;部件资源关联表,其设置在所述计算机存储器中;中央处理器(CPU),其连接至所述计算机存储器;所述中央处理器具有许多可发现的特性,所述中央处理器被配置来响应于执行一个或多个指令而提供所述中央处理器、加速处理设备和所述存储器的可发现的特性的至少一部分;加速处理设备(APD),其连接至所述计算机存储器,所述加速处理设备具有许多可发现的特性,并且连接至加速处理设备本地存储器;以及存储器管理单元,其连接至所述计算机存储器,并且由所述中央处理器和所述加速处理设备共享;其中所述系统被配置来执行操作系统;其中所述可发现的特性与向所述中央处理器和所述加速处理设备进行计算任务的调度和分配有关,并且暴露所述计算机存储器或所述加速处理设备本地存储器的相干和不相干存取范围,所述操作系统按照不同方式来管理所述相干和不相干存取范围;其中,所述部件资源关联表被配置为存储所述中央处理器的可发现的特性和存储所述加速处理设备的可发现的特性;其中,所述部件资源关联表包括用于可发现的组合式中央处理器/加速处理设备体系结构平台特性的头部结构。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于超威半导体公司;ATI科技无限责任公司,未经超威半导体公司;ATI科技无限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201180060177.5/,转载请声明来源钻瓜专利网。