[发明专利]用于存储设备中受控制的楔形间隔的系统和方法有效
申请号: | 201210027723.1 | 申请日: | 2012-01-30 |
公开(公告)号: | CN103021436B | 公开(公告)日: | 2017-03-01 |
发明(设计)人: | J·P·戈兰德威格 | 申请(专利权)人: | 安华高科技通用IP(新加坡)公司 |
主分类号: | G11B20/10 | 分类号: | G11B20/10 |
代理公司: | 北京律盟知识产权代理有限责任公司11287 | 代理人: | 王田 |
地址: | 新加坡*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种用于存储设备中受控制的楔形间隔的系统和方法。本发明的各实施例提供用于数据处理的系统和方法。例如,本发明的一些实施例提供时钟发生系统,该时钟发生系统包括第一时钟乘法器电路、第二时钟乘法器电路、模累加器电路以及数据时钟相位控制电路。第一时钟乘法器电路用来将基准时钟乘以第一乘数以得到第一域时钟,而第二时钟乘法器电路用来将基准时钟乘以第二乘数以得到第二时域时钟。模累加器电路用来得到指示所述第二域时钟的边沿从触发信号偏移的第二域时钟的分数量的值。数据时钟相位控制电路工作以将第二域时钟相移与分数量对应的相位值。 | ||
搜索关键词: | 用于 存储 设备 受控 楔形 间隔 系统 方法 | ||
【主权项】:
一种时钟发生系统,所述时钟发生系统包括:第一时钟乘法器电路,用于将基准时钟乘以第一乘数以得到第一域时钟;第二时钟乘法器电路,用于将基准时钟乘以第二乘数以得到第二域时钟;模累加器电路,用来得到指示所述第二域时钟的边沿从触发信号偏移的第二域时钟的分数量的值;数据时钟相位控制电路,用来将所述第二域时钟相移与所述分数量对应的相位量;以及舍入和定标电路,用于修正指示所述分数量的值以适应由所述数据时钟相位控制电路实现的步长,从而得到与所述分数量对应的所述相位量。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安华高科技通用IP(新加坡)公司,未经安华高科技通用IP(新加坡)公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210027723.1/,转载请声明来源钻瓜专利网。