[发明专利]一种四通道的之型扫描结构及方法有效
申请号: | 201210042360.9 | 申请日: | 2012-02-23 |
公开(公告)号: | CN102595134A | 公开(公告)日: | 2012-07-18 |
发明(设计)人: | 陈剑军 | 申请(专利权)人: | 杭州士兰微电子股份有限公司 |
主分类号: | H04N7/26 | 分类号: | H04N7/26 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 郑玮 |
地址: | 310012*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出一种四通道的之型扫描方法,步骤如下:在只写一边的每个时钟周期按0、1、2、3为一组,4、5、6、7为一组的诸如此等次序,向4个输入通道分别连续输入数据;按照三个约束条件,使每个时钟周期输入的4个数据重新排列分发至4个子块及将4个子块同时分发至上16个地址的一个地址中;当完成16个时钟周期的数据输入后,在只读一边进行读操作,同时允许对下16个地址进行写操作;通过输出数据排序模块重新排序,从其4个输出通道输出的数据符合之型扫描要求。同时提出一种四通道的之型结构,以便同时对4个数据进行并行流水之型扫描,以提高芯片的相对性能,降低主频和功耗,且具有结构简单、延迟少、吞吐量大的特点。 | ||
搜索关键词: | 一种 通道 扫描 结构 方法 | ||
【主权项】:
一种四通道的之型扫描方法,所述之型扫描要求按照0至63的次序依次输出,其特征在于,包括如下步骤:第一步:在双端口RAM只写的一边通过一个时钟周期启动写有效信号后,在后续16个时钟周期的每个时钟周期内,分别向4个输入通道输入4个连续的数据并按照逐行次序在数据地址分发模块中存储;第二步:按照三个约束条件,使每个时钟周期输入的4个数据重新排列分发至4个不同子块RA、RB、RC、RD,并将每个时钟周期中的4个不同子块RA、RB、RC、RD同时分发至上16个地址的一个地址中,其中,所述上16个地址为由A0至A15依次分发,所述三个约束条件为:约束条件一:每个时钟周期向4个输入通道中连续输入的4个数据分别只能写入4个子块中的一个,且所述4个数据的各子块不能重复的方式进行组合,即必须有1个RA、1个RB、1个RC和1个RD;约束条件二:每个时钟周期要求从4个子块中输出的4个数据符合之型扫描要求,并且所述4个数据的各子块不能重复,即必须有1个RA、1个RB、1个RC和1个RD;约束条件三:同时满足约束条件一和约束条件二时,选择4个子块重复多的组合;第三步:再通过一个时钟周期启动读写两端的乒乓控制有效信号后,在所述双端口RAM只读的一边进行读操作,在后续16个时钟周期的每个时钟周期内,分别由A0至A15依次读取上16个地址中的每个地址中的4个数据,同时允许对所述双端口RAM的下16个地址进行写操作;第四步:对4个不同子块的上16个地址读出的数据重新排序,使从其4个输出通道输出的数据符合之型扫描要求。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州士兰微电子股份有限公司,未经杭州士兰微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210042360.9/,转载请声明来源钻瓜专利网。