[发明专利]AD转换电路和摄像装置有效

专利信息
申请号: 201210057197.3 申请日: 2012-03-06
公开(公告)号: CN102685408A 公开(公告)日: 2012-09-19
发明(设计)人: 萩原义雄 申请(专利权)人: 奥林巴斯株式会社
主分类号: H04N5/3745 分类号: H04N5/3745;H04N5/232
代理公司: 北京三友知识产权代理有限公司 11127 代理人: 李辉;于靖帅
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: AD转换电路和摄像装置。具有:参照信号生成部;比较部;延迟电路;锁存部;运算电路;下位计数器,将第1下位计数信号作为计数时钟进行计数,输出第1上位用计数时钟,取得第1下位计数值,对构成第1下位计数值的各比特的值进行反转后,对第2下位计数信号进行同样处理;上位计数器,将构成从延迟电路输出的第1下位相位信号的1个输出信号作为计数时钟进行计数,进而根据第1上位用计数时钟进行计数,取得第1上位计数值,对构成第1上位计数值的各比特的值进行反转后,对构成从所述延迟电路输出的第2下位相位信号的1个输出信号进行同样处理,上位计数器具有数据保护功能,AD转换电路取得与第1模拟信号和第2模拟信号的差分对应的数字数据。
搜索关键词: ad 转换 电路 摄像 装置
【主权项】:
一种AD转换电路,其特征在于,该AD转换电路具有:参照信号生成部,其生成随着时间经过而增加或减少的参照信号;比较部,其对作为AD转换对象的模拟信号和所述参照信号进行比较,在所述参照信号相对于所述模拟信号满足规定条件的定时,结束比较处理;延迟电路,其具有相互连接并使脉冲信号延迟的多个延迟元件,输出由来自所述多个延迟元件的输出信号构成的下位相位信号;锁存部,其在第1模拟信号的所述比较处理结束的第1定时对第1下位相位信号进行锁存后,在第2模拟信号的所述比较处理结束的第2定时对第2下位相位信号进行锁存;运算电路,其根据在所述锁存部中保持的所述第1下位相位信号生成第1下位计数信号后,根据在所述锁存部中保持的所述第2下位相位信号生成第2下位计数信号;下位计数器,其由第1二进制计数器构成,该第1二进制计数器将所述第1下位计数信号作为计数时钟进行计数,并且输出第1上位用计数时钟,取得第1下位计数值,对构成该第1下位计数值的各比特的值进行反转后,将所述第2下位计数信号作为计数时钟进行计数,并且输出第2上位用计数时钟,取得第2下位计数值;以及上位计数器,其由第2二进制计数器构成,该第2二进制计数器将构成从所述延迟电路输出的所述第1下位相位信号的1个所述输出信号作为计数时钟进行计数,进而根据所述第1上位用计数时钟进行计数,取得第1上位计数值,对构成该第1上位计数值的各比特的值进行反转后,将构成从所述延迟电路输出的所述第2下位相位信号的1个所述输出信号作为计数时钟进行计数,进而根据所述第2上位用计数时钟进行计数,取得第2上位计数值,该上位计数器具有在计数时钟的切换时保护该第2二进制计数器所保持的上位计数值的数据保护功能,所述AD转换电路取得与所述第1模拟信号和所述第2模拟信号的差分对应的数字数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于奥林巴斯株式会社,未经奥林巴斯株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210057197.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top