[发明专利]基于制约竞争计数码的高速并联A/D转换器无效
申请号: | 201210084580.8 | 申请日: | 2012-03-28 |
公开(公告)号: | CN102624390A | 公开(公告)日: | 2012-08-01 |
发明(设计)人: | 李冰;张维 | 申请(专利权)人: | 东南大学 |
主分类号: | H03M1/12 | 分类号: | H03M1/12;H03M7/14 |
代理公司: | 南京经纬专利商标代理有限公司 32200 | 代理人: | 许方 |
地址: | 214135 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于制约竞争计数码的高速并联A/D转换器,包括电压比较器阵列、D触发器阵列和代码转换电路,其中:还包括串联NMOS管分压阵列,所述串联NMOS管阵列用于将参考电压分压,得到比较电平,所述电压比较器阵列的输入端用于比较电平的输入,所述电压比较器阵列的同相端用于接外部模拟输入信号,电压比较器阵列的输出端与D触发器阵列的输入端连接,所述D触发器阵列的输出端接代码转换电路,所述代码转换电路用于输出制约竞争计数码。本发明所设计的基于制约竞争计数码的高速并联A/D转换器能够提高转换精度与数据可靠性。 | ||
搜索关键词: | 基于 制约 竞争 数码 高速 并联 转换器 | ||
【主权项】:
一种基于制约竞争计数码的高速并联A/D转换器,包括电压比较器阵列、D触发器阵列和代码转换电路,其特征在于:还包括串联NMOS管分压阵列;所述串联NMOS管分压阵列用于将参考电压分压,得到比较电平,所述电压比较器阵列的输入端用于比较电平的输入;所述电压比较器阵列的同相端用于接外部模拟输入信号,电压比较器阵列的输出端与D触发器阵列的输入端连接;所述D触发器阵列的输出端接代码转换电路,所述代码转换电路用于输出制约竞争计数码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210084580.8/,转载请声明来源钻瓜专利网。