[发明专利]移位寄存器单元、移位寄存器电路、阵列基板及显示器件有效
申请号: | 201210088683.1 | 申请日: | 2012-03-29 |
公开(公告)号: | CN102629463A | 公开(公告)日: | 2012-08-08 |
发明(设计)人: | 马占洁 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G02F1/1362;G02F1/133 |
代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供移位寄存器单元、移位寄存器电路、阵列基板及显示器件,涉及显示器制造领域,能够降低栅线驱动晶体管的栅极的阈值电压漂移,提高器件工作的稳定性。一种移位寄存器包括:一第一晶体管、一上拉关闭单元、一上拉开启单元、一第一上拉单元、一第二上拉单元、一触发单元、一输出单元。本发明用于显示器的制造。 | ||
搜索关键词: | 移位寄存器 单元 电路 阵列 显示 器件 | ||
【主权项】:
一种移位寄存器单元,其特征在于,包括:一第一晶体管,该第一晶体管的栅极与输入信号端相连;一上拉关闭单元,与高电平端、所述输入信号端和所述控制节点B相连;一上拉开启单元,与低电平端、第三时钟信号端和所述控制节点B相连;一第一上拉单元,与所述高电平端、所述控制节点B和所述第一晶体管的源极相连;一第二上拉单元,与所述高电平端、所述控制节点B和输出端相连;一触发单元,与第一时钟信号端、所述输入信号端和所述第一晶体管的源极相连;一输出单元,与所述第二时钟信号端、所述输出端、所述第一晶体管的漏极相连;其中,所述上拉关闭单元用于在所述输入信号端有低电平输入时关闭所述第一上拉单元和所述第二上拉单元,所述上拉开启单元用于在所述第三时钟信号端输入低电平时开启所述第一上拉单元和所述第二上拉单元;所述第一上拉单元在开启时用于拉高所述第一晶体管的源极电平,所述第二上拉单元用于在开启时拉高输出端电平;所述触发单元用于在所述第一时钟信号端输入低电平时将输入信号输出至所述第一晶体管的源极,所述第一晶体管用于在输入信号端输入低电平时将输入信号输入至所述输出单元,所述输出单元用于保存所述输入信号并在第二时钟信号端输入低电平时将所述输入信号输出;同时所述第一晶体管在输入信号端输入高电平的时刻保持截止状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210088683.1/,转载请声明来源钻瓜专利网。