[发明专利]对片上多核系统中的高速接口进行控制的方法及系统无效
申请号: | 201210120096.6 | 申请日: | 2012-04-23 |
公开(公告)号: | CN102662908A | 公开(公告)日: | 2012-09-12 |
发明(设计)人: | 马佩军;余广明;史江一;孙杰;邸志雄;李康;郝跃 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | G06F15/167 | 分类号: | G06F15/167;H04L12/56 |
代理公司: | 陕西电子工业专利中心 61205 | 代理人: | 王品华;朱红星 |
地址: | 710071*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种对片上多核系统中的高速接口进行控制的方法及系统,主要解决现有系统接收和发送数据效率低的问题。该系统包括数据包处理单元、数据包信息寄存器、邮箱和有效标志位;每个数据包处理单元有多个线程;在数据的接收端,线程以接近线速的速度直接发出接收请求,并根据接收请求接收数据包并产生数据包信息;将此数据包信息放入数据包信息寄存器,线程根据数据包信息寄存器中的数据包信息和线程邮箱中的工作状态信息保持接收进来的数据包顺序;在数据的发送端,线程根据有效标志位的置位情况和控制域信息把数据包高速准确的发送到外部设备的相应端口上。本发明具有高效可靠的接收和发送数据的优点,可用于网络数据处理。 | ||
搜索关键词: | 多核 系统 中的 高速 接口 进行 控制 方法 | ||
【主权项】:
一种对片上多核系统中的高速接口进行控制的系统,包括:数据包处理单元(202),用于控制高速接口中数据包的接收、处理数据包和控制高速接口中数据包的发送;接收缓存器(206),用于暂存来自外部设备中高速端口的数据包;接收控制器(210),根据数据包处理单元直接发出的接收请求选通外部设备端口把数据包放入接收缓存单元;发送缓存器(208),用于存放来自DRAM中的将要发送到外部的数据包;发送控制器(212),根据数据包处理单元发出的发送控制信息把发送缓存单元中的数据包发送到指定的外部设备端口;数据包信息寄存器(204),用来存放接收控制器产生的接收进来的数据包信息;有效标志位(214),用来标记数据包处理单元是否已将数据包和数据包发送控制信息写入发送缓存单元;线程邮箱(216),用来存放线程工作的状态信息;大容量动态随机存取存储器DRAM(218),用于存储来自数据包处理单元处理后的数据包。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210120096.6/,转载请声明来源钻瓜专利网。