[发明专利]异构处理器间SPI高速双向对等数据通信系统有效

专利信息
申请号: 201210126519.5 申请日: 2012-04-26
公开(公告)号: CN103377170A 公开(公告)日: 2013-10-30
发明(设计)人: 周媛;闻扬;许煜;顾春红;杜晓阳;王慧芬;王博 申请(专利权)人: 上海宝信软件股份有限公司
主分类号: G06F15/17 分类号: G06F15/17;G06F13/28
代理公司: 上海汉声知识产权代理有限公司 31236 代理人: 郭国中
地址: 201203 上海市浦*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种异构处理器间SPI高速双向对等数据通信系统,包括SPI总线、以及通信节点,至少有两个所述通信节点的处理器之间为异构,所述通信节点的节点主占有、节点主输出从输入、节点主输入从输出、节点串行移位时钟、以及节点从选通五条信号线分别挂接于所述SPI总线的网络主占有、网络主输出从输入、网络主输入从输出、网络串行移位时钟、以及网络主占有这几条信号线。本发明实现了基于SPI总线实现异构处理器间互联,基于SPI总线构建几十兆级异构处理器网络,显著提高了多机双向对等数据传输速率。
搜索关键词: 处理器 spi 高速 双向 对等 数据通信 系统
【主权项】:
一种异构处理器间SPI高速双向对等数据通信系统,包括SPI总线、以及通信节点,其中,至少有两个所述通信节点的处理器之间为异构,其特征在于,所述通信节点的节点主占有信号线Node_MS、节点主输出从输入信号线Node_MOSI、节点主输入从输出信号线Node_MISO、节点串行移位时钟信号线Node_SCK、以及节点从选通信号线Node_SS分别挂接于所述SPI总线的网络主占有信号线Net_MS、网络主输出从输入信号线Net_MOSI、网络主输入从输出信号线Net_MISO、网络串行移位时钟信号线Net_SCK、以及网络主占有信号线Net_MS。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海宝信软件股份有限公司,未经上海宝信软件股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210126519.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top