[发明专利]一种可重构算子阵列结构在审
申请号: | 201210140403.7 | 申请日: | 2012-05-07 |
公开(公告)号: | CN103390070A | 公开(公告)日: | 2013-11-13 |
发明(设计)人: | 雍珊珊;王新安;张芳妮;史小龙;刘彬;张兴 | 申请(专利权)人: | 北京大学深圳研究生院 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518055 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种可重构算子阵列结构,该结构的逻辑资源由多种可重构算子组成。所述可重构算子的功能可配置,可分成功能算子和时序算子两种。所述功能算子包含运算类算子、多路选择器算子、控制器算子,功能算子实现组合逻辑;所述时序算子包含寄存器算子、存储器算子,可被时钟网络驱动。由上述各种可重构算子组成的阵列结构即为本发明提出的可重构算子阵列结构,所述可重构算子阵列结构具有可编程的特性,与FPGA一样可将任意的设计加载至可重构算子阵列结构中,同时大量运算、存储资源可满足数字信号处理等领域的需求。 | ||
搜索关键词: | 一种 可重构 算子 阵列 结构 | ||
【主权项】:
一种可重构算子阵列结构,该结构由逻辑资源和互连资源组成,逻辑资源由多种功能可配置的可重构算子组成,每个可重构算子可以实现一类特定的功能,且所有的可重构算子可通过具有可配置特性的互连资源相连接,从而在可重构算子阵列结构上实现了某一特定应用的硬件系统。其特征在于,所述结构中的可重构算子的功能可配置,可分成功能算子和时序算子两种。其中功能算子包含运算类算子、多路选择器算子、控制器算子,功能算子实现组合逻辑;时序算子包含寄存器算子、存储器算子,可被时钟网络驱动。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院,未经北京大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210140403.7/,转载请声明来源钻瓜专利网。
- 上一篇:基于座机电话的信息发送系统及方法
- 下一篇:基于智能手机的热键启动方法