[发明专利]用于操作存储器以及处理存储单元的方法有效
申请号: | 201210193022.5 | 申请日: | 2012-06-07 |
公开(公告)号: | CN102820064B | 公开(公告)日: | 2017-07-14 |
发明(设计)人: | S·K·奇拉帕加里;G·伯德;陈振钢 | 申请(专利权)人: | 马维尔国际贸易有限公司 |
主分类号: | G11C29/42 | 分类号: | G11C29/42 |
代理公司: | 北京市金杜律师事务所11256 | 代理人: | 酆迅,杨移 |
地址: | 巴巴多斯*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及识别和减轻存储器系统中的硬错误。各实施方式提供了一种方法,包括估计用于存储器的多个存储单元的第一组对数似然比(LLR)值;基于第一组LLR值,执行第一纠错码(ECC)解码操作;响应于确定第一ECC解码操作失败,通过调整第一组LLR值生成用于该多个存储单元的第二组LLR值;以及基于第二组LLR值,执行第二ECC解码操作。 | ||
搜索关键词: | 识别 减轻 存储器 系统 中的 错误 | ||
【主权项】:
一种用于操作存储器的方法,包括:估计用于存储器的多个存储单元的第一组对数似然比LLR值,其中所述第一组LLR值中的每个LLR值被分配给所述多个存储单元中的相应存储单元;基于所述第一组LLR值,执行第一纠错码ECC解码操作;响应于确定第一ECC解码操作失败,通过调整所述第一组LLR值生成用于所述多个存储单元的第二组LLR值,其中所述第二组LLR值中的每个LLR值被分配给所述多个存储单元中的相应存储单元,其中所述第二组LLR值中的每个LLR值通过将所述第一组LLR值中的对应的LLR值的大小减小对应量而被生成;以及基于所述第二组LLR值,执行第二ECC解码操作,其中所述第一组LLR值至少包括第一LLR值和第二LLR值,其中所述第一LLR值的大小大于所述第二LLR值的大小,并且其中生成所述第二组LLR值进一步包括:生成所述第二组LLR值使得所述第二组LLR值至少包括:(i)通过将所述第一LLR值的大小减小第一值而生成的第三LLR值,以及(ii)通过将所述第二LLR值的大小减小第二值而生成的第四LLR值,其中基于所述第一LLR值的大小大于所述第二LLR值的大小,(i)所述第一值大于所述第二值,以及(ii)所述第三LLR值的大小大于所述第四LLR值的大小。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于马维尔国际贸易有限公司,未经马维尔国际贸易有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210193022.5/,转载请声明来源钻瓜专利网。