[发明专利]一种多沟槽结构的制作方法有效
申请号: | 201210325243.3 | 申请日: | 2012-09-05 |
公开(公告)号: | CN103681233A | 公开(公告)日: | 2014-03-26 |
发明(设计)人: | 张新伟;代丹;周国平;夏长奉 | 申请(专利权)人: | 无锡华润上华半导体有限公司 |
主分类号: | H01L21/02 | 分类号: | H01L21/02 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 214028 江苏省无*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种多沟槽结构的制作方法,包括步骤:在半导体衬底上各向异性刻蚀以形成纵向沟槽;在形成所述纵向沟槽的半导体衬底上生长第一外延层,使所述第一外延层覆盖所述纵向沟槽顶部,形成封闭结构;在所述封闭结构上进行各向异性和各向同性刻蚀,以形成沟槽阵列,并使所述沟槽阵列与所述纵向沟槽连通;所述沟槽阵列包括多个沟槽或通孔,所述多个沟槽或通孔的上部各自分离,下部相互连通形成腔体;生长第二外延层覆盖所述沟槽阵列,以形成封闭的多沟槽结构。该方法通过两次生长外延层,使多沟槽结构在制作过程中保持稳定坚固,避免了制作过程中出现膜层断裂或脱落的现象。 | ||
搜索关键词: | 一种 沟槽 结构 制作方法 | ||
【主权项】:
种多沟槽结构的制作方法,其特征在于,包括如下步骤:步骤一、在半导体衬底上各向异性刻蚀,以形成纵向沟槽;步骤二、在形成所述纵向沟槽的半导体衬底上生长第一外延层,使所述第一外延层覆盖所述纵向沟槽顶部,形成封闭结构;步骤三、在所述封闭结构上进行各向异性和各向同性刻蚀,以形成沟槽阵列,并使所述沟槽阵列与所述纵向沟槽连通;所述沟槽阵列包括多个沟槽或通孔,所述多个沟槽或通孔的上部各自分离,下部相互连通形成腔体;步骤四、生长第二外延层覆盖所述沟槽阵列,以形成封闭的多沟槽结构。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡华润上华半导体有限公司,未经无锡华润上华半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210325243.3/,转载请声明来源钻瓜专利网。
- 上一篇:一种半导体器件的制造方法
- 下一篇:一种检测用标准灯
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造