[发明专利]基于FPGA的高速定点FFT处理器及其处理方法有效
申请号: | 201210364566.3 | 申请日: | 2012-09-18 |
公开(公告)号: | CN102929837A | 公开(公告)日: | 2013-02-13 |
发明(设计)人: | 史江义;舒浩;谢辉辉;马佩军;田映辉;邸志雄;汤海华 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | G06F17/14 | 分类号: | G06F17/14 |
代理公司: | 陕西电子工业专利中心 61205 | 代理人: | 田文英;王品华 |
地址: | 710071*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种基于FPGA的高速定点FFT处理器及其处理方法,本发明的FFT处理器包括多级FFT处理模块和一级倒位序输出模块。本发明处理方法的具体步骤为:1、接收数据;2、数据翻转;3、数据存储;4、数据蝶形处理;5、判断运算是否结束;6、处理后数据位置调整;7、调整后数据存储;8、倒位序输出。本发明采用了流水线结构及多数据并行处理方法,实现了高速、高精度的FFT运算,解决了基于DSP的FFT处理器设计周期长、硬件成本高及无法并行处理数据的缺陷,同时提高了FFT处理器的工作频率及数据处理速率。 | ||
搜索关键词: | 基于 fpga 高速 定点 fft 处理器 及其 处理 方法 | ||
【主权项】:
基于FPGA的高速定点FFT处理器,包括多级FFT处理模块和一级倒位序输出模块;所述FFT处理模块中的存储单元,通过数据总线与数据翻转单元、蝶形处理单元相连,通过控制总线与控制单元相连;所述FFT处理模块中的控制单元通过控制总线与数据翻转单元、蝶形处理单元相连;所述倒位序模块中的存储单元,通过数据总线与数据翻转单元相连,通过控制总线与控制单元相连;所述倒位序模块中的控制单元通过控制总线与数据翻转单元相连;所述的FFT处理模块,对输入数据进行蝶形处理,每个时钟周期对四个相对应的数据进行两次蝶形处理,并将处理结果输出到下一级FFT处理模块或倒位序输出模块;所述的倒位序输出模块,接收FFT处理模块的数据,并对数据进行倒位序操作,最后将结果输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210364566.3/,转载请声明来源钻瓜专利网。