[发明专利]一种对BIOS芯片加密保护的方法无效
申请号: | 201210473613.8 | 申请日: | 2012-11-21 |
公开(公告)号: | CN102955919A | 公开(公告)日: | 2013-03-06 |
发明(设计)人: | 张志强;刘强;金长新 | 申请(专利权)人: | 浪潮集团有限公司 |
主分类号: | G06F21/70 | 分类号: | G06F21/70 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 250101 山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种对BIOS芯片加密保护的方法,属于芯片数据安全领域技术,在处理器与BIOS芯片之间的连接通路通过PCIe接口板及CPLD连接,PCIe接口板上设置有信号输入端、信号输出端和PCIe插槽,安全保密卡可插入PCIe插槽内,CPLD上设置有信号输入端、信号输出端,处理器分别连接到CPLD的信号输入端及PCIe接口板的信号输入端,CPLD的信号输出端及PCIe接口板的信号输出端均连接到BIOS芯片。本发明的一种对BIOS芯片加密保护的方法,具有结构简单、使用方便、设计巧妙、可保证芯片数据信息安全等特点。 | ||
搜索关键词: | 一种 bios 芯片 加密 保护 方法 | ||
【主权项】:
一种对BIOS芯片加密保护的方法,其特征在于在处理器与BIOS芯片之间的连接通路通过PCIe接口板及CPLD连接,PCIe接口板上设置有信号输入端、信号输出端和PCIe插槽,安全保密卡可插入PCIe插槽内,CPLD上设置有信号输入端、信号输出端,处理器分别连接到CPLD的信号输入端及PCIe接口板的信号输入端,CPLD的信号输出端及PCIe接口板的信号输出端均连接到BIOS芯片;所述方法为:(1)、当PCIe插槽存在安全保密卡,CPLD检测到存在安全保密卡,则打开处理器至PCIe接口板至BIOS芯片之间的通路,同时断开处理器经CPLD到BIOS芯片之间的通路;(2)、处理器至PCIe接口板至BIOS芯片之间的通路打开时,通过处理器可以操作BIOS芯片的存储数据;(3)、当PCIe插槽不存在安全保密卡,CPLD检测到不存在安全保密卡,则断开处理器至PCIe接口板至BIOS芯片之间的通路,同时打开处理器经CPLD到BIOS芯片之间的通路;(4)、处理器至PCIe接口板至BIOS芯片之间的通路断开时,通过处理器不可以操作BIOS芯片的存储数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮集团有限公司,未经浪潮集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210473613.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种运瓶车
- 下一篇:一种聚丙烯腈基碳纤维的制备方法