[发明专利]一种基于FPGA的可编程精确时钟电路有效

专利信息
申请号: 201210481653.7 申请日: 2012-11-23
公开(公告)号: CN103036555A 公开(公告)日: 2013-04-10
发明(设计)人: 李洪涛;朱晓华;洪弘;陈诚 申请(专利权)人: 南京理工大学
主分类号: H03K19/173 分类号: H03K19/173
代理公司: 南京理工大学专利中心 32203 代理人: 朱显国
地址: 210094 *** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于FPGA的可编程精确时钟电路。时钟电路由振荡单元及可编程延时单元组成。振荡单元由2个D触发器及2个非门构成,完成输出时钟信号的翻转;可编程延时单元由若干个二选一选择器及基本延时单元级联构成,并使用布局布线约束技术,使时钟周期精确可控。本发明通过编程可产生频率达吉赫兹的时钟,并使用FPGA设计实现,具有很高的精确度、较强的通用性和适用性。
搜索关键词: 一种 基于 fpga 可编程 精确 时钟 电路
【主权项】:
一种基于FPGA的可编程精确时钟电路,其特征在于:包括振荡单元及可编程延时单元,振荡单元的输出信号经过可编程延时单元的延时再输入振荡单元;振荡单元由2个D触发器及2个非门构成,完成输出时钟信号的翻转;振荡单元中第一D触发器[1]的输出Q接可编程延时单元的输入端,可编程延时单元的输出接第二D触发器[2]的置位端SET,并经过一个非门接第二D触发器[2]的复位端CLR,第二D触发器[2]的输出Q为输出时钟,同时第二D触发器[2]的输出Q接入第一D触发器[1]的复位端,并经过一个非门接第一D触发器[1]的置位端;可编程延时单元由若干个二选一选择器及基本延时单元构成,二选一选择器的一个选择输入端接基本延时单元的输出端,另一个选择输入端与基本延时单元的输入端相连,直接作为可编程延时单元的输入端;采用布局布线约束技术将振荡单元及可编程延时单元约束在FPGA内部相邻的查找表内,使时钟周期精确可控。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京理工大学,未经南京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210481653.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top