[发明专利]一种控制FPGA编程新地址的方法、装置及编程电路有效
申请号: | 201210495922.5 | 申请日: | 2012-11-28 |
公开(公告)号: | CN103856210B | 公开(公告)日: | 2017-09-12 |
发明(设计)人: | 朱璟辉;高三达;闫丽菲 | 申请(专利权)人: | 艺伦半导体技术股份有限公司 |
主分类号: | H03K19/177 | 分类号: | H03K19/177 |
代理公司: | 北京三友知识产权代理有限公司11127 | 代理人: | 任默闻 |
地址: | 100083 北京市海淀区学院*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种控制FPGA编程新地址的方法、装置及编程电路,该控制FPGA编程新地址的方法包括通过配置接口模块或串行外围设备接口flash向FPGA芯片的寄存器中写入新的编程地址;重新编程时,将写入所述寄存器的所述新的编程地址作为高位地址送入串行所述的外围设备接口flash中;所述的外围设备接口flash根据所述的高位地址向所述的FPGA芯片发送数据流,以使所述的FPGA芯片进行新的编程。通过本发明,用户无需等到正在进行的编程完毕之后再重新选择新的编程,可以在编程过程中预先确定下一程序进行重新编程,也可以随着不同的应用结果确定下一程序进行重新编程。 | ||
搜索关键词: | 一种 控制 fpga 编程 地址 方法 装置 电路 | ||
【主权项】:
一种FPGA编程电路,其特征在于,所述的FPGA编程电路包括:配置模块,配置接口模块,SRAM模块及DSR模块;所述的配置模块分别与串行外围设备接口flash、所述的配置接口模块及DSR模块连接,所述的SRAM模块连接所述的DSR模块,所述SRAM模块和DSR模块用来存储编程到FPGA芯片内部的数据;其中所述的配置接口模块包括:使用者地址寄存器cib[11:0],用于存储通过所述配置接口模块写入的新的编程地址;所述的配置模块包括:jtag模块及nonjtag模块,其中所述的nonjtag模块包括:地址数据寄存器addr[11:0],用于存储通过串行外围设备接口flash写入的所述的新的编程地址;12比特地址寄存器spi[23:12],连接所述的cib[11:0]及addr[11:0],用于存储写入所述cib[11:0]和/或所述addr[11:0]的所述新的编程地址通过配置接口模块或串行外围设备接口flash向FPGA芯片的寄存器中写入新的编程地址;重新编程时,将写入所述寄存器的所述新的编程地址作为高位地址送入串行所述的外围设备接口flash中;所述的外围设备接口flash根据所述的高位地址向所述的FPGA芯片发送数据流,以使所述的FPGA芯片进行新的编程。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艺伦半导体技术股份有限公司,未经艺伦半导体技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210495922.5/,转载请声明来源钻瓜专利网。