[发明专利]一种FPGA/DSP嵌入式系统的程序更新方法有效
申请号: | 201210509014.7 | 申请日: | 2012-11-30 |
公开(公告)号: | CN103019779A | 公开(公告)日: | 2013-04-03 |
发明(设计)人: | 阙兴涛;王磊;刘海涛;汪守利;王松;董帅 | 申请(专利权)人: | 北京遥测技术研究所;航天长征火箭技术有限公司 |
主分类号: | G06F9/445 | 分类号: | G06F9/445 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 安丽 |
地址: | 100076 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种FPGA/DSP嵌入式系统的程序更新方法,基于一种FPGA专用的主动串行配置芯片EPCS,通过嵌入式软核处理器NIOS II和上位机建立通信,控制完成用户FPGA硬件配置数据和DSP应用程序数据的更新。相对于传统的FPGA/DSP+FLASH结构的嵌入式系统,本发明降低了FPGA/DSP嵌入式系统的板级PCB布线复杂度和系统体积的同时,满足了此类产品装配完成后JTAG接口不可见时,更新FPGA硬件配置数据和DSP应用程序数据的需求。 | ||
搜索关键词: | 一种 fpga dsp 嵌入式 系统 程序 更新 方法 | ||
【主权项】:
一种FPGA/DSP嵌入式系统的程序更新方法,其特征在于:所述FPGA/DSP嵌入式系统包括FPGA芯片、DSP芯片和EPCS芯片,所述程序更新方法步骤如下:(1)将所述FPGA芯片设置为主动串行配置模式,使能远程配置功能;(2)在FPGA芯片中实现NIOS II嵌入式软核处理器系统;(3)所述FPGA/DSP嵌入式系统上电之后,FPGA芯片通过主动串行配置模式完成自身配置,所述NIOS II嵌入式软核处理器系统开始运行,等待接收上位机发送的程序更新指令;(4)如果所述NIOS II嵌入式软核处理器系统没有收到程序更新指令,NIOS II嵌入式软核处理器系统完成正常系统启动;如果收到程序更新指令,则NIOS II嵌入式软核处理器系统与上位机建立通信,将更新的用户FPGA配置数据或者是DSP应用程序数据写入EPCS芯片,即完成了FPGA/DSP嵌入式系统的程序更新。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京遥测技术研究所;航天长征火箭技术有限公司,未经北京遥测技术研究所;航天长征火箭技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210509014.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种具有自动消毒功能的鹅舍
- 下一篇:带阻尼及刹车的牵狗绳