[发明专利]一种高集成度可编程分频器单元电路无效

专利信息
申请号: 201210551100.4 申请日: 2012-12-18
公开(公告)号: CN103066995A 公开(公告)日: 2013-04-24
发明(设计)人: 张长春;郑立博;郭宇锋;李卫;方玉明;陈德媛 申请(专利权)人: 南京邮电大学
主分类号: H03K23/66 分类号: H03K23/66
代理公司: 南京经纬专利商标代理有限公司 32200 代理人: 叶连生
地址: 210003 *** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种高集成度可编程分频器单元电路,实现除2/除3的分频功能,属于集成电路设计领域。基于常规除2/除3分频单元的特殊结构,本发明分别将其中的第一锁存器(Latch1)和第一与门(AND1)进行集成,第二锁存器(Latch2)和第二与门(AND2)进行集成,第三锁存器(Latch3)和第三与门(AND3)进行集成。也就是,将原本独立的与门(AND)集成进其后级锁存器(Latch)中,形成一个新的集成与门的锁存器电路(AND_Latch),取代原来独立的与门(AND)和锁存器(Latch),从而提升了原除2/除3分频单元的集成度,降低了电路的功耗,提高了电路的速度,并使版图更紧凑。
搜索关键词: 一种 集成度 可编程 分频器 单元 电路
【主权项】:
1.  一种高集成度可编程分频器单元电路,实现除2/除3的分频功能,其特征在于,该分频器包括:第一集成与门的锁存器模块(AND_Latch 1),第二集成与门的锁存器模块(AND_Latch 2),第三集成与门的锁存器模块(AND_Latch 3),以及第四锁存器(Latch 4);其中,所述的第一集成与门的锁存器模块(AND_Latch 1)的第一与门输入端A1接该分频器的输出端即输出信号(Fout),第一集成与门的锁存器模块(AND_Latch 1)的第二与门输入端B1接第二集成与门的锁存器模块(AND_Latch 2)的输出端,第一集成与门的锁存器模块(AND_Latch 1)的输出端Q接第四锁存器(Latch 4)的数据输入端(D);第二集成与门的锁存器模块(AND_Latch 2)的第一与门输入端A2接第三集成与门的锁存器模块(AND_Latch 3)的输出端Q,第二集成与门的锁存器模块(AND_Latch 2)的第二与门输入端B2接分频比控制信号P[i];第三集成与门的锁存器模块(AND_Latch 3)的第一与门输入端A3接第四锁存器(Latch 4)的输出端Q,第三集成与门的锁存器模块(AND_Latch 3)的第二与门输入端B3接使能输入信号Mode_in;第四锁存器(Latch 4)的输出端接输出信号(Fout);该分频器的时钟输入端(Fin)分别接4个集成与门的锁存器模块的时钟端;使能输出信号(Mode_out)接第二集成与门的锁存器模块(AND_Latch 2)的第一与门输入端A2。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京邮电大学,未经南京邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210551100.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top