[发明专利]PLL电路、通信装置以及通信装置的回环测试方法有效

专利信息
申请号: 201210566811.9 申请日: 2009-07-08
公开(公告)号: CN103095294B 公开(公告)日: 2016-04-27
发明(设计)人: 小笠原和夫;中平政男 申请(专利权)人: 瑞萨电子株式会社
主分类号: H03L7/099 分类号: H03L7/099;H03L7/18;H03L7/197
代理公司: 中原信达知识产权代理有限责任公司 11219 代理人: 孙志湧;穆德骏
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种PLL电路、通信装置以及通信装置的回环测试方法。设置在PLL电路中的控制单元控制相位内插器,以在根据SSC的调制轮廓预定的时刻以基本延迟量Δ为单位逐步地改变施加到相移信号C_PS的相移量。此外,控制单元以下面的方式控制在通过分割相移信号C_PS的频率而获得的反馈时钟信号C_FB的一个周期中施加到从相位内插器输出的相移信号C_PS的总相移量:该总相移量和C_FB的前一个周期中的总相移量之间的差总是等于或者小于基本延迟量Δ。
搜索关键词: pll 电路 通信 装置 以及 回环 测试 方法
【主权项】:
一种通信装置,包括:PLL电路,所述PLL电路生成展频时钟SSC,所述PLL电路包括:(a)相位比较单元,所述相位比较单元接收参考时钟信号和反馈时钟信号,并且根据所述参考时钟信号和所述反馈时钟信号之间的相位差生成控制电压;(b)压控振荡器,所述压控振荡器根据所述控制电压在振荡频率处振荡,并且生成调频的输出时钟信号;(c)相位内插器,所述相位内插器接收所述输出时钟信号,并且生成相移信号,所述相移信号是通过将所述输出时钟信号的相位移位而获得的;(d)反馈路径,所述反馈路径向所述相位比较单元提供所述相移信号或者通过分割所述相移信号的频率而获得的信号作为所述反馈时钟信号;以及(e)控制单元,所述控制单元通过控制所述相位内插器在根据所述SSC的调制轮廓预定的时刻改变相移量来周期地改变所述输出时钟信号的调制度;信号接收单元,所述信号接收单元在接收所述输出时钟信号的供给后操作;以及信号发送单元,所述信号发送单元能够接收所述输出时钟信号和所述相移信号,或者通过对所述相移信号的波形进行整形而获得的整形的时钟信号,所述信号发送单元通过选择性地提供的所述输出时钟信号、或者所述相移信号、或者所述整形的时钟信号来操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210566811.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top