[发明专利]基于内存芯片互连的内存访问处理方法、内存芯片及系统有效
申请号: | 201210587401.2 | 申请日: | 2012-12-28 |
公开(公告)号: | CN103902472B | 公开(公告)日: | 2018-04-20 |
发明(设计)人: | 黄永兵;陈明宇;阮元;陈荔城 | 申请(专利权)人: | 华为技术有限公司;中国科学院计算技术研究所 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 北京中博世达专利商标代理有限公司11274 | 代理人: | 申健 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实例公开了基于内存芯片互连的内存访问处理方法、内存芯片及系统,涉及电子设备领域,可以减少内存访问请求的处理时延,提高系统带宽的利用率。本发明的方法包括第一内存芯片接收内存访问请求;若所述第一内存芯片不是所述内存访问请求对应的目标内存芯片,则根据预先配置的路由规则通过芯片互连接口将所述内存访问请求发送给所述内存访问请求对应的目标内存芯片。本发明的实施例主要用于内存访问请求的处理过程中。 | ||
搜索关键词: | 基于 内存 芯片 互连 访问 处理 方法 系统 | ||
【主权项】:
一种基于内存芯片互连的内存访问处理方法,其特征在于,包括:第一内存芯片接收内存访问请求;若所述第一内存芯片不是所述内存访问请求对应的目标内存芯片,则根据预先配置的路由规则通过芯片互连接口将所述内存访问请求发送给所述内存访问请求对应的目标内存芯片;其中,所述第一内存芯片上设置有至少一个所述芯片互连接口,每个所述芯片互连接口连接至一个第二内存芯片;所述第一内存芯片接收内存访问请求,包括:通过高速总线接口接收内存控制器发送的所述内存访问请求;所述内存控制器发送的所述内存访问请求包括:所述内存控制器根据处于空闲状态的内存芯片的个数和所述内存访问请求的紧急程度,对一级内存访问请求进行地址映射,将所述一级访问请求分割得到的至少两个二级内存访问请求中的一个。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司;中国科学院计算技术研究所,未经华为技术有限公司;中国科学院计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210587401.2/,转载请声明来源钻瓜专利网。